日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > > 嵌入式微處理器
[導(dǎo)讀]對任何一個選定的運放,在它能夠?qū)崿F(xiàn)的最小增益的基礎(chǔ)上,適當(dāng)提高閉環(huán)增益,可以有效提高系統(tǒng)穩(wěn)定性。增益電阻盡量選擇小的,以降低CIN-的作用。

1、選擇合適的增益,選擇合適的增益電阻
對任何一個選定的運放,在它能夠?qū)崿F(xiàn)的最小增益的基礎(chǔ)上,適當(dāng)提高閉環(huán)增益,可以有效提高系統(tǒng)穩(wěn)定性。增益電阻盡量選擇小的,以降低CIN-的作用。
2、設(shè)計PCB圖時,盡量減小雜散電容,特別是C IN-
電路板設(shè)計時一般都會需要進行覆銅操作,覆銅操作的本質(zhì)目的是增大地線面積,進而減小地線電阻和電感。但是覆銅操作也會帶來兩個問題:第一,它與同層信號線之間就形成了很長很長很長的近距離間隙,也就是很大的電容,如下圖 1 中的 C 1 。第二,它與其他層的信號線形成了層間電容,如圖 1 的C 2 ,這些雜散電容,都會引起系統(tǒng)不穩(wěn)定。
圖 1
因此,在電路設(shè)計時,注意以下幾點:
  • 運放負輸入端及其連接線的下方,絕對不要覆銅,或者覆銅后實施挖空操作。圖 2 給出了一個PCB布線挖空覆銅的實例;
  • 運放負輸入端、輸出端及其連接線的同層周邊,一定要與覆銅保持足夠大的間距。間距大了,覆銅就會減小;
  • 環(huán)路中的電阻,盡量不要使用電位器。

    圖 2
3、盡量不要驅(qū)動大電容負載,必須驅(qū)動大電容負載的,使用裕度大的運放。或者串聯(lián)隔直電阻。

圖 3
有些電路并沒有使用大電容負載,PCB 布線也符合規(guī)則。但在使用示波器觀察輸出波形的時候卻發(fā)生了振蕩。此時需要注意的是,示波器使用的電纜線,是存在輸入電容的,這些輸入電容可能導(dǎo)致運放振蕩。解決的方法也很簡單,將輸出點串聯(lián)一個隔直電阻R ISO,比如50Ω,再連到示波器的電纜線上即可。這樣間接說明第 3 點的解決思路,當(dāng)運放輸出接大電容負載時,可以在運放輸出端和大電容之間串一個隔直電阻。如圖 3 所示。
注:C IN-? ? ? 運放負端的雜散電容
? ? ? ?RISO? ?隔直小電阻
部分內(nèi)容參考:Analog Circuit III, 作者 Professor Yang

免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺僅提供信息存儲服務(wù)。文章僅代表作者個人觀點,不代表本平臺立場,如有問題,請聯(lián)系我們,謝謝!

嵌入式ARM

掃描二維碼,關(guān)注更多精彩內(nèi)容

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

在電子制造領(lǐng)域,可制造性設(shè)計(Design for Manufacturability, DFM)已成為縮短產(chǎn)品開發(fā)周期、降低生產(chǎn)成本的核心方法。DFM通過在設(shè)計階段融入制造工藝約束,確保產(chǎn)品從圖紙到實物的高效轉(zhuǎn)化。

關(guān)鍵字: DFM PCB

印刷電路板(PCB)是現(xiàn)代電子設(shè)備的“神經(jīng)中樞”,而多層PCB通過垂直堆疊技術(shù),將電路密度提升至新高度。其內(nèi)部結(jié)構(gòu)猶如一座精密的微觀城市,每一層都承載著特定功能。

關(guān)鍵字: PCB 電源

在芯片性能狂飆突進的今天,PCB上的功率密度早已突破了傳統(tǒng)散熱的安全邊界。當(dāng)FPGA、大功率DC-DC模塊等熱源在狹小空間內(nèi)集中爆發(fā)時,單純依靠經(jīng)驗設(shè)計或后期打補丁,往往會讓研發(fā)陷入“改了又改”的死循環(huán)。此時,ANSYS...

關(guān)鍵字: 熱設(shè)計仿真 Icepak PCB

在高速數(shù)字電路設(shè)計中,電源完整性(PI)直接影響系統(tǒng)性能與穩(wěn)定性。某通信設(shè)備開發(fā)團隊在調(diào)試一款基于FPGA的千兆以太網(wǎng)板卡時,發(fā)現(xiàn)數(shù)據(jù)傳輸誤碼率隨工作頻率提升顯著增加。經(jīng)排查,問題根源指向電源分配網(wǎng)絡(luò)(PDN)阻抗超標(biāo),...

關(guān)鍵字: PCB PDN阻抗 電源完整性 PI

在高頻、高速PCB設(shè)計中,通孔作為層間信號互連的核心載體,不再是簡單的電氣連接點,其阻抗特性直接決定信號傳輸質(zhì)量,是影響信號完整性(SI)的關(guān)鍵因素之一。隨著電子設(shè)備向高頻化、高密度、高速化迭代,信號頻率突破1GHz、上...

關(guān)鍵字: PCB 通孔 信號失真

在工業(yè)電源PCB設(shè)計中,信號完整性(SI)與電源完整性(PI)的協(xié)同設(shè)計(PISI)已成為提升系統(tǒng)可靠性的核心方法。當(dāng)電源噪聲與信號傳輸相互干擾時,傳統(tǒng)獨立設(shè)計方法往往導(dǎo)致性能瓶頸,而PISI協(xié)同設(shè)計通過統(tǒng)一建模、聯(lián)合仿...

關(guān)鍵字: 工業(yè)電源 PCB 阻抗控制

在高速數(shù)字控制電源系統(tǒng)中,PCB(印制電路板)作為核心載體,其可靠性直接決定了電源系統(tǒng)的整體性能。隨著信號速率突破10Gbps、電源電流密度超過50A/cm2,信號串?dāng)_與電源紋波的耦合效應(yīng)已成為制約系統(tǒng)穩(wěn)定性的關(guān)鍵瓶頸。...

關(guān)鍵字: PCB 信號串?dāng)_ 電源紋波

在電子工業(yè)高速發(fā)展的當(dāng)下,PCB(印刷電路板)作為電子設(shè)備的核心載體,其可靠性直接決定了產(chǎn)品的使用壽命與性能穩(wěn)定性。加速壽命試驗(ALT)通過模擬極端環(huán)境應(yīng)力,快速暴露PCB的潛在失效模式,成為縮短研發(fā)周期、降低質(zhì)量風(fēng)險...

關(guān)鍵字: PCB ALT

在工業(yè)電源領(lǐng)域,LLC諧振拓撲憑借其高效能、低電磁干擾和寬電壓調(diào)節(jié)能力,已成為中高功率應(yīng)用的核心解決方案。然而,PCB設(shè)計中的寄生參數(shù)問題若未妥善處理,將直接導(dǎo)致開關(guān)損耗增加、效率下降,甚至引發(fā)電磁兼容性失效。本文將從寄...

關(guān)鍵字: 工業(yè)電源 PCB

安森美(onsemi)為強化其先進封裝的電源產(chǎn)品組合,推出了兩款面向汽車與工業(yè)高壓(HV)應(yīng)用的頂部散熱封裝——T2PAK和BPAK。這兩款封裝專為應(yīng)對嚴(yán)苛工況而設(shè)計,與通過印刷電路板(PCB)散熱的傳統(tǒng)底部散熱封裝(如...

關(guān)鍵字: 電路板 散熱器 電源設(shè)計
關(guān)閉