日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 電源 > 數(shù)字電源
[導讀] 數(shù)字信號處理器的發(fā)展也是日新月異,不僅行指令速度越來越快,而且其功耗也越來越低。許多儀器或檢測設備都不約而同地將DSP 應用到那些數(shù)據(jù)量龐大而且需實時傳送數(shù)據(jù)的系統(tǒng)中。核信號數(shù)據(jù)采集系統(tǒng)也不例外,利用 D

 數(shù)字信號處理器的發(fā)展也是日新月異,不僅行指令速度越來越快,而且其功耗也越來越低。許多儀器或檢測設備都不約而同地將DSP 應用到那些數(shù)據(jù)量龐大而且需實時傳送數(shù)據(jù)的系統(tǒng)中。核信號數(shù)據(jù)采集系統(tǒng)也不例外,利用 DSP 可以實時有效地處理采集的信號,并將處理數(shù)據(jù)發(fā)送至上位機進行進一步處理。

通常 數(shù)據(jù)采集系統(tǒng)下位機與上位機的通訊采用串口方式,這種方式不僅協(xié)議簡單,而且連接方便。 但是這種方式的數(shù)據(jù)傳送速率不高,而USB 總線接口具有方便快捷、支持即插即用、可實 現(xiàn)高速數(shù)據(jù)通訊等優(yōu)點,在很多領域得到廣泛應用。USB 總線接口在USB1.1 協(xié)議下傳輸速 率可達12Mbps ,USB2.0 協(xié)議下可達480Mbps ,完全可以滿足目前的數(shù)據(jù)采集控制系統(tǒng)對于 數(shù)據(jù)實時傳輸速率越來越高的要求。

  因此在本系統(tǒng)設計中其通訊方式采用USB(Universal Serial Bus)總線接口方式。 USB 控制芯片采用Cypress 公司EZ-USB SX2 系列的CY7C68001 控制芯片,DSP 選用TI 公司的定點DSP 芯片TMS320VC5502。

  1.CY7C68001USB 控制芯片介紹

  CY7C68001 是由美國Cypress 公司開發(fā)的高速USB 芯片,支持USB2.0 協(xié)議。其內(nèi)部 集成有USB 收發(fā)器(物理層)、USB 串行接口引擎SIE(鏈路層,實現(xiàn)底層通信協(xié)議)、4KB的FIFO 以及電壓調節(jié)器、鎖相環(huán);可工作于全速(12Mb/s)和高速(480Mb/s)兩種傳輸模式, 支持8 位和16 位數(shù)據(jù)總線方式,具有同步和異步的FIFO 接口。CY7C68001 被用來與DSP、 ASIC、FPGA 等控制器連接實現(xiàn)USB 的功能,其內(nèi)部不含微控制器。同時CY7C68001 提 供4 種傳輸方式(控制傳輸、中斷傳輸、批量傳輸和同步傳輸),可滿足用戶對各種傳輸方 式的要求。由于該控制芯片內(nèi)不含微控制器,USB 的應用層協(xié)議應該由DSP 編程實現(xiàn),USB 固件的加載必須靠DSP 控制CY7C68001 完成。

  2.通訊接口系統(tǒng)硬件設計

  整個采集系統(tǒng)包括的部分有傳感器信號調理電路、A/D 轉換電路、FIFO 數(shù)據(jù)緩沖單元、 DSP 控制器、FLASH 程序存儲單元、CPLD 邏輯控制單元、與上位機連接的USB 通訊單元。 其中與PC 機通訊的USB 單元硬件接口框圖如下圖所示。



  圖 1 數(shù)據(jù)采集系統(tǒng)與PC 機通訊的硬件接口框圖

  由圖 1 可以看出,通訊部分主要由CY7C68001 USB 控制器、CPLD 邏輯單元、E2PROM、 TMS320VC5502 組成。由于整個系統(tǒng)所需的器件數(shù)目較多,由此帶來的邏輯控制較為復雜, 而DSP 的I/O 接口有限,故在系統(tǒng)中加入了CPLD 邏輯控制單元,用于產(chǎn)生電路中需要的 邏輯狀態(tài)。同時用CPLD 中還實現(xiàn)了寄存器功能,這部分寄存器用于表征USB 通訊時各種 狀態(tài)信息,便于DSP 查詢。

  CY7C68001 USB 控制器與TMS320VC5502 采用EMIF 連接方式,并將USB 控制器中 的存儲器配置到CE1 空間。同時采用異步讀寫方式完成TMS320VC5502 與CY7C68001之 間的數(shù)據(jù)和命令交換。系統(tǒng)中E2PROM 的作用是完成USB 控制器的描述表自舉。CY7C68001 控制器的自舉方式有兩種:EEPROM 和微控制器,本系統(tǒng)采用EEPROM 方式。

  3.通訊接口系統(tǒng)軟件設計

  3.1 主機端軟件設計

  主機端軟件的功能主要是完成下位機上傳數(shù)據(jù)的接收、顯示、分析等。由于信號采集的數(shù)據(jù)量較大,所以在USB 傳輸方式上采用批量傳輸方式。

  主機端軟件的設計包含3 個方面:

 ?。?)USB 驅動程序設計

  USB 驅動程序的功能主要是實現(xiàn)USB 發(fā)現(xiàn)、配置、關閉以及數(shù)據(jù)的傳送接口控制。 USB 設備驅動程序的設計是基于WDM (Windows driver model ,驅動程序模型)的。WDM 采用分層驅動程序模型,分為較高級的USB 設備驅動程序和較低級的USB 函數(shù)層。其中 USB 函數(shù)層由兩部分組成:較高級的通用串行總線模塊(US-BD)和較低級的主控制器驅動程 序模塊(HCD)。在上述USB 分層模塊中,USB 函數(shù)層由操作系統(tǒng)提供,負責管理USB 設 備驅動程序和USB 控制器之間的通信、加載及卸載USB 驅動程序,與USB 設備通用端點 建立通信來執(zhí)行設備配置、數(shù)據(jù)與USB 協(xié)議框架和打包格式的雙向轉換任務。

  (2)安裝USB 的信息文件(.inf)

  這一步用于將驅動程序綁定到特定設備的Verdor ID (VID) 和Product ID( PID)。當USB 設備插入計算機時,計算機檢測到設備插入后自動發(fā)出查詢請求;USB 設備回應該請求, 并送出設備的VID /PID。計算機根據(jù)這兩個ID 裝載相應設備驅動程序,完成枚舉。

(3)用戶應用程序

  用戶應用程序是數(shù)據(jù)采集系統(tǒng)的核心,其主要功能為:開啟或關閉USB 設備、檢測USB 設備、設置USB 數(shù)據(jù)傳輸管道、設置A /D 狀態(tài)和數(shù)據(jù)采集端口、實時從USB 接口采集數(shù) 據(jù)、顯示并分析數(shù)據(jù)。整個應用程序采用Microsoft Visual C++編寫,通過對界面的控制實現(xiàn) A/D 的采樣以及數(shù)據(jù)的顯示。[!--empirenews.page--]

  下面列舉一些與應用程序有關的函數(shù):

  BOOLEAN OpenDriver ( ) ;

  BOOLEAN CloseDriver ( ) ;

  PVO ID Sx2GetDeviceDesc ( ) ;

  PVO ID Sx2GetStringDesc ( int stringIndex) ;

  PVO ID Sx2GetConfigDesc ( ) ;

  BOOLEAN Sx2GetPipe Info ( PVO ID p Interface) ;

  BOOLEAN Sx2SendVendorReq ( PVO ID myRequest, char * buffer, int bufferSize, int *

  recnBytes) ;

  BOOLEAN Sx2GetPipe Info ( PVO ID p Interface) ;

  3.2 DSP 軟件程序設計

  USB 主機與設備間的數(shù)據(jù)傳輸是通過設備中的端點(Endpoint)進行的。這些端點通過端 點號和輸入輸出方向來進行標識,并為數(shù)據(jù)傳輸分配固定的FIFO 存儲區(qū)。本系統(tǒng)在初始化 時將CY7C68001 的4 個端點配置為批量傳輸類型。其中,F(xiàn)IFO2、FIFO4 為輸出端點,用 于接收上位機傳來的數(shù)據(jù);FIFO6、FIFO8 為輸入端點,用于存放待發(fā)送的數(shù)據(jù)。各個FIFO 設置為異步工作模式。DSP 經(jīng)初始化后打開USB 外部中斷,向CY7C68001 寫入描述符表, 等待其枚舉中斷。枚舉成功后,DSP 對CY7C68001 進行其他配置并清空FIFO,然后等待主 機發(fā)送用戶請求并進行相應處理。軟件程序流程圖如圖2 所示。


  圖 2 DSP 軟件程序設計流程圖

  DSP 軟件程序設計主要包括DSP 的初始化、USB 描述符表的寫入和其他命令寄存器的 配置以及用戶請求的相應處理。DSP 的初始化主要是初始化時鐘速率、配置EMIF 口、配置 McBSP 口等。USB 描述符表主要是完成USB 芯片內(nèi)部的初始配置,命令寄存器的配置是完 成USB 中斷的開啟、端點數(shù)據(jù)傳輸容量以及方向的配置等。用戶請求是用戶應用程序,根 據(jù)用戶發(fā)送的請求完成相應的數(shù)據(jù)傳輸。

  4. 結論

  本系統(tǒng)采用 USB 接口完成了核信號采集系統(tǒng)與上位機間的數(shù)據(jù)傳輸,上位機的用戶程 序顯示所傳數(shù)據(jù)以及波形圖。經(jīng)驗證表明該方法連接簡單,傳輸可靠。與普通串口相比,其 速度也得到了提升。

  本文創(chuàng)新點:將傳統(tǒng)的DSP 信號采集系統(tǒng)用于核信號的采集上,并且將與上位機進行通訊 的串行口方式改進為USB 方式,采用這種即插即用的接口不僅方便了與上位機的連接而且 提高了傳輸?shù)乃俾省?/p>

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

第六代 HiFi DSP 為基于語音的 AI 應用和最新沉浸式音頻格式帶來更出色的性能與能效表現(xiàn)

關鍵字: DSP 語音 AI 音頻

在FPGA實現(xiàn)數(shù)字信號處理(DSP)算法時,DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運算(MAC)的優(yōu)化實現(xiàn),分享流水線設計與資源復用的實用技巧,幫助開發(fā)者在有限資源下實現(xiàn)更高吞...

關鍵字: FPGA DSP

在數(shù)字系統(tǒng)設計中,跨時鐘域(Clock Domain Crossing, CDC)處理是引發(fā)亞穩(wěn)態(tài)問題的主要根源。當信號在兩個不同頻率或相位的時鐘域間傳遞時,若處理不當,會導致系統(tǒng)功能異常甚至崩潰。本文將系統(tǒng)解析CDC處...

關鍵字: CDC 跨時鐘域 FIFO

在高性能計算與信號處理領域,浮點運算能力是衡量硬件加速效率的核心指標。AMD UltraScale+架構憑借其增強的DSP Slice設計,為浮點運算優(yōu)化提供了突破性解決方案。本文將深入解析該架構如何通過硬件架構創(chuàng)新與軟...

關鍵字: UltraScale+ DSP

珠海2026年3月13日 /美通社/ -- 全球超大規(guī)模數(shù)據(jù)中心建設正迎來爆發(fā)式增長,設備算力密度與能源消耗規(guī)模同步攀升。隨著綠色能源轉型進程的不斷深化,數(shù)據(jù)中心作為數(shù)字經(jīng)濟發(fā)展的核心基礎設施,其規(guī)?;季峙c升級需求日益...

關鍵字: DSP MCU 實時控制 電源

消弧線圈自動調諧裝置作為現(xiàn)代配電網(wǎng)的關鍵設備,其高效運行依賴于可靠的通訊接口技術。RS-232與RS-485作為兩種經(jīng)典的串行通訊標準,在電力自動化系統(tǒng)中扮演著重要角色。

關鍵字: 通訊接口

在高速FPGA設計中,多時鐘域(Multi-Clock Domain, MCD)數(shù)據(jù)傳輸是常見挑戰(zhàn)。異步FIFO作為跨時鐘域通信的核心組件,其深度計算與握手信號設計直接影響系統(tǒng)穩(wěn)定性。本文從理論建模到工程實現(xiàn),系統(tǒng)闡述關...

關鍵字: FPGA FIFO 高速FPGA

恩智浦 S32Z2 和 S32E2 實時處理器集成Ceva的 AI DSP,為軟件定義車輛提供預測分析、能量管理和智能控制功能

關鍵字: 人工智能 處理器 DSP

智能家居、工業(yè)物聯(lián)網(wǎng)和智能穿戴設備蓬勃發(fā)展,信號質量已成為決定系統(tǒng)性能的核心指標。嵌入式DSP(數(shù)字信號處理器)憑借其專為信號處理優(yōu)化的硬件架構與指令集,在噪聲抑制、特征提取等場景中展現(xiàn)出獨特優(yōu)勢。本文將結合實際案例,解...

關鍵字: 嵌入式 DSP

在醫(yī)療電子設備向便攜化、智能化狂奔的今天,嵌入式數(shù)字信號處理器(DSP)正成為心電圖(ECG)信號處理領域的“隱形冠軍”。從三甲醫(yī)院的監(jiān)護儀到家庭健康手環(huán),從動態(tài)心電圖記錄儀到植入式心臟監(jiān)測器,這些設備背后都跳動著一顆強...

關鍵字: DSP 醫(yī)療電子
關閉