日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式教程
[導(dǎo)讀]基于FPGA與SRAM的大容量數(shù)據(jù)存儲的設(shè)計

 1 前言

 針對FPGA中內(nèi)部BlockRAM有限的缺點,提出了將FPGA與外部SRAM相結(jié)合來改進(jìn)設(shè)計的方法,并給出了部分VHDL程序。

  2 硬件設(shè)計

  這里將主要討論以Xilinx公司的FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61LV25616AL)為主要器件來完成大容量數(shù)據(jù)存儲的設(shè)計思路。

  FPGA即現(xiàn)場可編程門陣列,其結(jié)構(gòu)與傳統(tǒng)的門陣列相似,大量的可編程邏輯塊( CLB , Configurable Logic Block ) 在芯片中央按矩陣排列,芯片四周為可編程輸入/輸出塊( IOB , Input / Output Block),CLB行列之間及CLB和IOB之間具有可編程的互連資源(ICR,InterConnectResource)。CLB、IOB和ICR都由分布在芯片中的SRAM靜態(tài)存儲單元控制,SRAM中的數(shù)據(jù)決定FPGA的功能,這些數(shù)據(jù)可以在系統(tǒng)加電時自動或由命令控制從外部存儲器裝入。

  在進(jìn)行數(shù)據(jù)存儲時,可直接將數(shù)據(jù)寫入FPGA內(nèi)部的BlockRAM中,在一定程度上減少了FPGA的資源分配。但FPGA內(nèi)部自帶的RAM塊畢竟是有限的,當(dāng)需進(jìn)行大容量數(shù)據(jù)存儲時這有限的RAM塊是遠(yuǎn)遠(yuǎn)不能滿足系統(tǒng)設(shè)計要求的。此時,就需要將FPGA與外部RAM相結(jié)合完成大容量數(shù)據(jù)存儲。具體硬件電路如圖一所示:

  


 

  3 IS61LV25616AL功能簡介

  IS61LV25616AL是IntegratedSiliconSolution公司(ISSI)的一款容量為256K×16的且引腳功能完全兼容的4Mb的異步SRAM,可為Xilinx公司的Spartan-2E系列FPGA提供高性能、高消費比的外圍存儲。除了256K×16異步SRAM外,ISSI還提供128K×16、512K×16、256K×8、512K×8和1M×8的異步SRAM。 IS61LV25616AL引腳結(jié)構(gòu)框圖如圖二所示:

  

 

  3.1 主要特征

  (1)工作電壓:3.3伏;

  (2)訪問時間:10ns、12ns;

  (3)芯片容量:256K×16;

  (4)封裝形式:44引腳TSOPII封裝,也有48引腳mBGA和44引腳SOJ封裝;

  (5)采用0.18μm技術(shù)制造。[!--empirenews.page--]

  3.2 引腳功能

  (1)A0~A17:18位的地址輸入線;

  (2)IO0~I(xiàn)O15:16位的三態(tài)數(shù)據(jù)輸入輸出線;

  (3)寫控制線;

  (4)片選信號;

  (5)輸出使能信號;

  (6)低字節(jié)、高字節(jié)使能信號;

  (3)~(6)的控制線均為低電平有效。

  3.3 控制邏輯電路設(shè)計

  如圖三所示,控制邏輯由FPGA來實現(xiàn)。主要包括讀地址產(chǎn)生器、寫地址產(chǎn)生器、讀寫時鐘信號產(chǎn)生器及讀寫控制等幾部分。下面分別加以講述。

  

 

  (1)寫地址產(chǎn)生器:由于設(shè)計時采用256K×16的SRAM,故有18位地址,寫地址產(chǎn)生器用18位計數(shù)器實現(xiàn)。靠外部時鐘驅(qū)動,每進(jìn)行一次寫操作后,讀寫控制單元產(chǎn)生計數(shù)脈沖,使其增1,直到18位計數(shù)器計滿再循環(huán)寫入地址為0的空間。

  (2)讀地址產(chǎn)生器同上,也采用18位計數(shù)器實現(xiàn),根據(jù)系統(tǒng)要求,每隔一定的采樣周期將讀地址指針偏移一定偏移量,并從該位置讀取數(shù)據(jù)。

  (3)讀寫地址選擇器由于讀寫地址復(fù)用管腳,因此在讀寫操作時,必須選通相應(yīng)的地址。這就需要由FPGA控制芯片上的等控制信號來對SRAM進(jìn)行讀寫的操作。

  (4)此外,由于讀寫之間的切換,數(shù)據(jù)線上的數(shù)據(jù)在切換瞬間如不加處理會出現(xiàn)混亂現(xiàn)象。因此,為避免讀、寫操作發(fā)生沖突,數(shù)據(jù)線呈三種狀態(tài),讀數(shù)據(jù)、寫數(shù)據(jù)及高阻態(tài)。在從寫到讀的過程中需給數(shù)據(jù)線上送高阻態(tài)。

  (5)當(dāng)需要對SRAM進(jìn)行寫操作時,由FPGA控制產(chǎn)生寫地址選通信號,該選通信號為一單脈沖形式,如圖四中該脈沖下降沿觸發(fā)SRAM,告知開始對RAM進(jìn)行寫操作,使FPGA輸出寫地址,同時給數(shù)據(jù)線上送數(shù)據(jù)。在寫操作期間,片選信號始終保持低電平,而寫地址選通信號上升沿到來時使寫地址計數(shù)器增1。以此類推,通過寫地址選通信號高低電平變化完成對數(shù)據(jù)依次寫入。需要注意的是,地址線和數(shù)據(jù)線在為高時可同時賦新值,但只有在變低后賦予數(shù)據(jù)線上的新值才有效。

  

 

  對SRAM進(jìn)行讀操作相對較簡單,在進(jìn)行讀操作期間,始終為低電平,始終為高電平。每進(jìn)行一次讀操作,地址按系統(tǒng)要求變化一次。同時注意,地址的變化時刻總要先于數(shù)據(jù)的變化時刻。圖五為RAM讀操作時序。

  

[!--empirenews.page--]

 

  以下是一段用VHDL語言描述的控制RAM的讀寫操作時序的程序代碼:

  

 

  程序中,在進(jìn)行讀寫操作時,片選使能信號CE_SRAM及輸出使能信號OE_SRAM始終為低電平。

  第0時刻到第2時刻在進(jìn)行寫操作:第0時刻地址線addr_SRAM和數(shù)據(jù)線data_SRAM同時賦新值,控制線WE_SRAM、LB_SRAM、UB_SRAM要經(jīng)歷一個窄脈沖的變化過程,RAM在獲取到此控制線下降沿信息后,便知開始進(jìn)行寫操作。需要注意的是,雖然數(shù)據(jù)在第0時刻已賦到數(shù)據(jù)線上,但因為寫操作是控制線低電平有效,所以數(shù)據(jù)線上真正發(fā)生數(shù)據(jù)更新是在控制線變?yōu)榈碗娖街螅虼?,?shù)據(jù)線上的實際更新時刻是在第2個時刻。

  第3、4狀態(tài)是進(jìn)行讀操作:在讀寫轉(zhuǎn)換時刻,也就是在第3時刻如前所述需給數(shù)據(jù)線上送高阻態(tài)。這樣,讀取數(shù)據(jù)的時序關(guān)系由系統(tǒng)時鐘進(jìn)行控制,在第3時刻給地址線上送要讀取的地址,第4時刻將數(shù)據(jù)端口上的數(shù)據(jù)送出。這里需注意的是,讀取數(shù)據(jù)要比讀取地址晚一個時刻。從而,完成了對外部RAM的讀寫操作控制。

  4結(jié)論

  該系統(tǒng)已應(yīng)用在羅蘭—C導(dǎo)航接收機的信號處理中。實驗證明,此設(shè)計可靠穩(wěn)定地完成了大容量高速異步數(shù)據(jù)存儲,進(jìn)一步提高了系統(tǒng)的性能。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

北京2022年10月19日 /美通社/ -- 提起醫(yī)院,總是繞不開"南湘雅、北協(xié)和、東齊魯、西華西、中同濟"最著名的五所,其中提到東齊魯就是始建于1890年,經(jīng)歷三個世紀(jì)風(fēng)雨洗禮的山東大學(xué)齊...

關(guān)鍵字: 信息集成 數(shù)據(jù)中心 ACTIVE 數(shù)據(jù)存儲

為物聯(lián)網(wǎng)應(yīng)用選擇電子元件的兩個關(guān)鍵標(biāo)準(zhǔn)是功率預(yù)算和性能。自從電子產(chǎn)品問世以來,就一直在這兩者之間進(jìn)行權(quán)衡——要么獲得最佳功耗,要么獲得最高性能。根據(jù)應(yīng)用程序,系統(tǒng)架構(gòu)師對系統(tǒng)中的不同組件有不同的要求。例如,系統(tǒng)可能需要高...

關(guān)鍵字: 物聯(lián)網(wǎng)功耗 SRAM

最近為什么越來越多的研究開始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來什么神奇效果呢?原來,F(xiàn)PGA擁有大量的可編程邏輯資源,相對于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點,是GPU無法比擬的;同時...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬象,我們今天來看看在音樂科技領(lǐng)域及醫(yī)療照護(hù)的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

強大的產(chǎn)品可降低信號噪音并提高分辨率與動態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

最近某項目采用以太網(wǎng)通信,實踐起來有些奇怪,好像設(shè)計成只能應(yīng)答某類計算機的ICMP(ping)命令, 某類計算機指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國外廠商的FPGA芯片價格飆升,由于價格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險,用一片少一片,了解到國產(chǎn)FPGA發(fā)展的也不錯,完全自...

關(guān)鍵字: FPGA 芯片 EDA

(全球TMT2022年9月26日訊)21日,在曼谷舉行的華為全聯(lián)接大會2022期間,華為常務(wù)董事、ICT基礎(chǔ)設(shè)施業(yè)務(wù)管理委員會主任汪濤發(fā)布《邁向智能世界》系列白皮書,華為首席戰(zhàn)略架構(gòu)師黨文栓對白皮書核心要點進(jìn)行了詳解。...

關(guān)鍵字: 華為 數(shù)據(jù)存儲 數(shù)據(jù)中心 AI

本篇是FPGA之旅設(shè)計的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對溫濕度傳感器DHT11進(jìn)行采集,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計的第十三例啦,本例是一個綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

嵌入式教程

6897 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉