日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式教程

隨著電子技術(shù)的飛速發(fā)展,數(shù)字系統(tǒng)的設(shè)計(jì)正朝著高速度、大容量、小體積方向前進(jìn),傳統(tǒng)的自底向上的設(shè)計(jì)方法已經(jīng)難以適應(yīng)電子系統(tǒng)的設(shè)計(jì)要求,因此,電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)應(yīng)運(yùn)而生。EDA是以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開發(fā)環(huán)境,以硬件描述語言(VHDL/Verilog HDL)為設(shè)計(jì)語言,以可編程邏輯器件(CPLD)為實(shí)驗(yàn)載體,以ASIC/SOC芯片為設(shè)計(jì)的目標(biāo)器件,自動(dòng)完成用軟件的方式設(shè)計(jì)電子系統(tǒng)到硬件系統(tǒng)的一門新技術(shù)。它是融合了電子技術(shù)、計(jì)算機(jī)技術(shù)、信息處理技術(shù)、智能化技術(shù)等最新成果而開發(fā)的高新技術(shù),是一種高級(jí)、快速、有效的電子設(shè)計(jì)自動(dòng)化工具。

1 EDA技術(shù)的發(fā)展

隨著計(jì)算機(jī)技術(shù)、集成電路技術(shù)、電子系統(tǒng)設(shè)計(jì)技術(shù)的發(fā)展,EDA技術(shù)的發(fā)展經(jīng)歷了3個(gè)階段。

1)20世紀(jì)70年代的計(jì)算機(jī)輔助設(shè)計(jì)(Computer Assist Design,CAD)階段

隨著MOS工藝以及中、小規(guī)模集成電路的出現(xiàn)和應(yīng)用,傳統(tǒng)的手工制圖制版設(shè)計(jì)與電路集成的方法已經(jīng)無法滿足產(chǎn)品設(shè)計(jì)精度的要求。人們開始利用計(jì)算機(jī)輔助進(jìn)行電路原理圖編輯,PCB布局布線,使設(shè)計(jì)師從傳統(tǒng)高度重復(fù)、繁雜的繪圖勞動(dòng)中解脫出來。這一時(shí)期最具代表性的產(chǎn)品就是美國ACCEL公司開發(fā)的Tango布線軟件。

2)20世紀(jì)80年代的計(jì)算機(jī)輔助工程(Comouter Assist Engineering,CAE)階段

隨著計(jì)算機(jī)和集成電路技術(shù)的發(fā)展,相繼出現(xiàn)了集成上萬只晶體管的微處理器、集成幾十萬甚至上百萬存儲(chǔ)單元的隨機(jī)存儲(chǔ)器、只讀存儲(chǔ)器以及可編程邏輯器件(PAL和GAL)。EDA技術(shù)進(jìn)入了計(jì)算機(jī)輔助工程設(shè)計(jì)階段。具有自動(dòng)綜合能力的CAE工具代替了設(shè)計(jì)工程師的部分設(shè)計(jì)工作,提高了產(chǎn)品設(shè)計(jì)的精度和效率。設(shè)計(jì)工程師可以通過軟件工具來完成審批開發(fā)的設(shè)計(jì)、分析、生產(chǎn)、測(cè)試等各項(xiàng)工作,使設(shè)計(jì)階段對(duì)產(chǎn)品性能的分析前進(jìn)了一大步。

3)20世紀(jì)90年代的電子設(shè)計(jì)自動(dòng)化(Electronic DesignAutomation,EDA)階段

設(shè)計(jì)工程師在產(chǎn)品設(shè)計(jì)過程中,從使用硬件轉(zhuǎn)向設(shè)計(jì)硬件,從電路級(jí)電子產(chǎn)品開發(fā)轉(zhuǎn)向系統(tǒng)級(jí)電子產(chǎn)品開發(fā)。硬件描述語言的標(biāo)準(zhǔn)化以及基于計(jì)算機(jī)技術(shù)的大規(guī)模ASIC設(shè)計(jì)技術(shù)的應(yīng)用,使得EDA技術(shù)得到全新的發(fā)展。這一階段的主要特征是以高級(jí)硬件描述語言(VHDL、AHDL或Verilog-HDL)、系統(tǒng)級(jí)仿真和綜合技術(shù)為特點(diǎn),采用“自頂向下”的設(shè)計(jì)理念,將設(shè)計(jì)前期的許多高層次設(shè)計(jì)由EDA工具來完成,實(shí)現(xiàn)了整個(gè)系統(tǒng)設(shè)計(jì)過程的自動(dòng)化。

2 EDA技術(shù)的基本特征

EDA技術(shù)代表了當(dāng)今電子設(shè)計(jì)技術(shù)的最新發(fā)展方向,它的基本特征是:采用自頂向下的設(shè)計(jì)方法,對(duì)整個(gè)系統(tǒng)進(jìn)行方案設(shè)計(jì)和功能劃分,然后采用硬件描述語言完成系統(tǒng)行為級(jí)的設(shè)計(jì),最后通過綜合器和適配器生成最終的目標(biāo)器件。下面介紹EDA基本特征有關(guān)的幾個(gè)概念。

1)自頂向下的設(shè)計(jì)方法EDA技術(shù)提供了一種自頂向下(Top Down)的設(shè)計(jì)方法。這種設(shè)計(jì)方法是從系統(tǒng)的總體要求出發(fā),自頂向下地逐步將設(shè)計(jì)內(nèi)容細(xì)化,最后完成系統(tǒng)硬件的整體設(shè)計(jì)。由于設(shè)計(jì)的主要仿真和調(diào)試過程是在高層次上完成的,這一方面有利于早期發(fā)現(xiàn)結(jié)構(gòu)設(shè)計(jì)上的錯(cuò)誤,避免設(shè)計(jì)工作的浪費(fèi),同時(shí)也減少了邏輯功能仿真的工作量,提高了設(shè)計(jì)的一次成功率。

2)VHDL語言VHDL(Very-high-speed integrated circuithardware description language)是一種全方位的硬件描述語言,1987年被IEEE和美國國防部確認(rèn)為標(biāo)準(zhǔn)硬件描述語言。它是一種用于設(shè)計(jì)硬件電子系統(tǒng)的計(jì)算機(jī)語言,它用軟件編程的方式來描述硬件系統(tǒng)的邏輯功能、電路結(jié)構(gòu)和連接形式,它包括系統(tǒng)行為級(jí)、寄存器傳輸級(jí)和邏輯門級(jí)多個(gè)設(shè)計(jì)層次,支持結(jié)構(gòu)、數(shù)據(jù)流、行為3種描述形式的混合描述,幾乎覆蓋了以往各種硬件描述語言的功能,整個(gè)自頂向下或自底向上的電路設(shè)計(jì)過程都可以用VHDL來完成。在電子工程領(lǐng)域,它承擔(dān)了幾乎全部數(shù)字系統(tǒng)的設(shè)計(jì)任務(wù),更適合大規(guī)模數(shù)字系統(tǒng)的設(shè)計(jì)。

3)CPLD可編程邏輯器件PLD(Programmable LogicDevice)是一種由用戶編程以實(shí)現(xiàn)某種邏輯功能的新型邏輯器件。從20世紀(jì)70年代問世后,可編程邏輯器件經(jīng)歷了PAL、GAL、CPLD、FPGA幾個(gè)發(fā)展階段。其中CPLD/FPGA屬于高密度可編程邏輯器件,目前集成度已高達(dá)200萬門/片,它將專用集成電路(ASIC)集成度高的優(yōu)點(diǎn)和可編程邏輯器件設(shè)計(jì)生產(chǎn)方便的特點(diǎn)結(jié)合在一起,以速度快、集成度高、可加密、重新定義編程、上萬次的編程次數(shù)等優(yōu)點(diǎn)得到廣泛應(yīng)用。CPLD/FPGA器件已成為現(xiàn)代高層次電子設(shè)計(jì)方法的實(shí)現(xiàn)載體。

3 使用EDA技術(shù)的數(shù)字系統(tǒng)設(shè)計(jì)

下面以Alter公司提供的Max+Plus II為平臺(tái),設(shè)計(jì)一個(gè)二十四進(jìn)制計(jì)數(shù)器及其輸出顯示系統(tǒng)。該系統(tǒng)由計(jì)數(shù)器模塊和顯示模塊兩部分組成,電路的設(shè)計(jì)如下。

1)計(jì)數(shù)器模塊的設(shè)計(jì) 二十四進(jìn)制計(jì)數(shù)器的設(shè)計(jì)采用VHDL語言編程來實(shí)現(xiàn)。其VHDL程序如下:

使用Max+Plus II的文本輸入方式完成程序的輸入,進(jìn)行源程序的編譯、仿真,得到圖1所示的仿真結(jié)果。最后生成默認(rèn)的計(jì)數(shù)器模塊電路符號(hào)CNT24。

2)顯示模塊的設(shè)計(jì) 顯示模塊的頂層原理圖如圖2所示。它由3部分組成:八進(jìn)制計(jì)數(shù)器CNT8、選擇電路CHOOSE、七段顯示譯碼電路DELED。

①八進(jìn)制計(jì)數(shù)器的設(shè)計(jì) 八進(jìn)制計(jì)數(shù)器的輸入為時(shí)鐘信號(hào)clk,輸出為從000到111按順序循環(huán)變化的3位二進(jìn)制碼,用來控制8位七段數(shù)碼管的顯示狀態(tài),其VHDL程序如下:

②選擇電路的設(shè)計(jì) 選擇電路以八進(jìn)制計(jì)數(shù)器的輸出sel作為選擇輸入信號(hào),用來選擇二十四進(jìn)制計(jì)數(shù)器模塊的輸出qh和ql,并將其轉(zhuǎn)換為4位矢量輸出。其VHDL程序如下:

③七段顯示譯碼電路的設(shè)計(jì) 七段顯示譯碼電路將4位矢量轉(zhuǎn)換為點(diǎn)亮LED 7段顯示數(shù)碼管a~g的信號(hào)。其VHDL程序如下:

使用Max+Plus II的文本輸入方式分別完成八進(jìn)制計(jì)數(shù)器、選擇電路、七段顯示譯碼電路各部分程序的輸入,進(jìn)行編譯、仿真,最后生成各部分的默認(rèn)電路符號(hào)。然后在原理圖編輯器中調(diào)用各電路符號(hào),按圖2所示完成顯示模塊原理圖的設(shè)計(jì)。對(duì)顯示模塊的原理圖進(jìn)行編譯,并生成默認(rèn)的顯示模塊電路符號(hào)display。

3)系統(tǒng)電路的設(shè)計(jì) 二十四進(jìn)制計(jì)數(shù)器及顯示系統(tǒng)采用原理圖輸入方式完成,在原理圖編輯器中調(diào)用計(jì)數(shù)器模塊CNT24和顯示模塊displ ay電路符號(hào),完成其頂層原理圖的設(shè)計(jì),如圖3所示。對(duì)該電路進(jìn)行編譯、仿真,得到圖4所示仿真結(jié)果。最后通過編程器或下載電纜將設(shè)計(jì)結(jié)果下載到目標(biāo)芯片CPLD中,連接硬件電路驗(yàn)證設(shè)計(jì)結(jié)果符合功能要求。

4 結(jié)束語

EDA技術(shù)徹底改變了數(shù)字系統(tǒng)的設(shè)計(jì)方法和實(shí)現(xiàn)手段,使電子系統(tǒng)的設(shè)計(jì)由硬件設(shè)計(jì)轉(zhuǎn)變?yōu)橐訴HDL語言為核心的編程設(shè)計(jì),借助于國際標(biāo)準(zhǔn)的VHDL語言和強(qiáng)大的EDA工具,使電子系統(tǒng)的設(shè)計(jì)變得思路簡(jiǎn)單,功能明了。使用CPLD可以反復(fù)進(jìn)行硬件實(shí)驗(yàn),降低了硬件電路的復(fù)雜程度,且設(shè)計(jì)電路的保密性強(qiáng)。通過修改程序可方便地修改設(shè)計(jì),提高了設(shè)計(jì)的靈活性,縮短了設(shè)計(jì)周期,提高設(shè)計(jì)的效率。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

Altium Develop秉承“植根中國,服務(wù)中國”的開發(fā)理念,并在中國本地部署運(yùn)行,是面向中國電子產(chǎn)業(yè)生態(tài)打造的云端協(xié)同研發(fā)平臺(tái),旨在連接設(shè)計(jì)、供應(yīng)鏈與制造環(huán)節(jié),推動(dòng)更加高效、互聯(lián)的電子研發(fā)協(xié)作模式。

關(guān)鍵字: EDA 芯片 半導(dǎo)體

2026年3月18日——中國數(shù)字EDA/IP龍頭企業(yè)上海合見工業(yè)軟件集團(tuán)股份有限公司(簡(jiǎn)稱“合見工軟”)正式發(fā)布第二代數(shù)字設(shè)計(jì)AI智能平臺(tái)——智能體UniVista Design Agent (UDA) 2.0?。此次升...

關(guān)鍵字: AgenticAI EDA 合見工軟 UDA2.0 芯片設(shè)計(jì)

2026年2月13日,中國 ——服務(wù)多重電子應(yīng)用領(lǐng)域、全球排名前列的半導(dǎo)體公司意法半導(dǎo)體 (STMicroelectronics,簡(jiǎn)稱ST;紐約證券交易所代碼:STM) 近日宣布與亞馬遜云計(jì)算服務(wù)(AWS)拓展戰(zhàn)略協(xié)作,...

關(guān)鍵字: AI 數(shù)據(jù)中心 EDA

香港2026年2月2日 /美通社/ -- 全球領(lǐng)先的互聯(lián)網(wǎng)社區(qū)創(chuàng)建者 - 網(wǎng)龍網(wǎng)絡(luò)控股有限公司 ("網(wǎng)龍"或"本公司",香港...

關(guān)鍵字: AI BSP EDA 網(wǎng)絡(luò)游戲

在集成電路設(shè)計(jì)(EDA)領(lǐng)域,團(tuán)隊(duì)協(xié)作面臨設(shè)計(jì)文件龐大、版本迭代頻繁、依賴關(guān)系復(fù)雜等挑戰(zhàn)。傳統(tǒng)基于共享文件夾或本地備份的協(xié)作方式易導(dǎo)致文件沖突、歷史丟失等問題。Git作為分布式版本控制系統(tǒng),結(jié)合EDA工具特性進(jìn)行定制化配...

關(guān)鍵字: EDA 集成電路

在電子設(shè)計(jì)自動(dòng)化(EDA)領(lǐng)域,庫文件管理是連接設(shè)計(jì)創(chuàng)意與工程落地的核心紐帶。從元件符號(hào)的精準(zhǔn)建模到工藝庫的版本迭代,高效管理策略不僅能提升設(shè)計(jì)效率,更能避免因數(shù)據(jù)不一致導(dǎo)致的生產(chǎn)事故。本文將從符號(hào)創(chuàng)建規(guī)范、工藝庫版本控...

關(guān)鍵字: EDA 電子設(shè)計(jì)自動(dòng)化

在數(shù)字集成電路設(shè)計(jì)中,EDA約束文件是連接設(shè)計(jì)意圖與物理實(shí)現(xiàn)的橋梁。其中,Synopsys Design Constraints(SDC)作為行業(yè)標(biāo)準(zhǔn)格式,通過精確描述時(shí)鐘行為、路徑延遲和物理規(guī)則,指導(dǎo)綜合、布局布線及時(shí)...

關(guān)鍵字: EDA SDC語法

在SoC設(shè)計(jì)復(fù)雜度指數(shù)級(jí)增長(zhǎng)的背景下,傳統(tǒng)數(shù)字仿真與模擬仿真分離的驗(yàn)證模式已難以滿足需求?;旌闲盘?hào)協(xié)同仿真通過打破數(shù)字-模擬邊界,結(jié)合智能覆蓋率驅(qū)動(dòng)技術(shù),成為提升驗(yàn)證效率的關(guān)鍵路徑。本文提出"協(xié)同仿真框架+動(dòng)態(tài)覆蓋率優(yōu)化...

關(guān)鍵字: EDA SoC設(shè)計(jì)

在先進(jìn)制程(7nm及以下)芯片設(shè)計(jì)中,版圖驗(yàn)證的復(fù)雜度呈指數(shù)級(jí)增長(zhǎng)。通過自動(dòng)化腳本實(shí)現(xiàn)DRC(設(shè)計(jì)規(guī)則檢查)和LVS(版圖與電路圖一致性檢查)的批處理執(zhí)行,可將驗(yàn)證周期從數(shù)天縮短至數(shù)小時(shí)。本文以Cadence Virtu...

關(guān)鍵字: EDA DRC/LVS腳本

在高速數(shù)字電路設(shè)計(jì)中,信號(hào)完整性(SI)是確保系統(tǒng)可靠性的核心要素。眼圖測(cè)量作為評(píng)估信號(hào)質(zhì)量的關(guān)鍵工具,能夠直觀反映碼間串?dāng)_、噪聲和抖動(dòng)對(duì)信號(hào)的影響。而預(yù)加重技術(shù)作為補(bǔ)償高頻損耗的核心手段,其參數(shù)調(diào)優(yōu)直接影響眼圖張開度與...

關(guān)鍵字: EDA 眼圖測(cè)量 高速數(shù)字電路
關(guān)閉