
Altera宣布,40-nm Stratix® IV E FPGA高端密度范圍增大到業(yè)界領(lǐng)先的820K邏輯單元(LE)。Stratix IV EP4SE820 FPGA是業(yè)界同類(lèi)產(chǎn)品中密度最大、性能最好、功耗最低的FPGA。EP4SE820 FPGA非常適合各種需要大容量FPG
Altera公司公司獲得了由中國(guó)電子報(bào)頒發(fā)的“2009 FPGA中國(guó)通信市場(chǎng)最佳表現(xiàn)獎(jiǎng)”。該報(bào)于2009年8月28號(hào)在中國(guó)成都舉行的“2009中國(guó)FPGA產(chǎn)業(yè)發(fā)展論壇”上頒發(fā)了這一獎(jiǎng)項(xiàng),充分肯定了Altera對(duì)中國(guó)通信市場(chǎng)的貢獻(xiàn)。 中國(guó)
基于FPGA與色敏傳感器的顏色識(shí)別系統(tǒng)
介紹基于DDS的信號(hào)發(fā)生器工作原理和設(shè)計(jì)過(guò)程,并對(duì)關(guān)鍵模塊及外圍電路進(jìn)行了仿真和誤差分析。經(jīng)功能驗(yàn)證和分析測(cè)試,達(dá)到了預(yù)定的各項(xiàng)技術(shù)指標(biāo)。旨在建立一種以FPGA為核心,功能可裁剪、波形任意調(diào)整的高性能信號(hào)發(fā)生器設(shè)計(jì)方法。采用該設(shè)計(jì)法將有效地降低開(kāi)發(fā)成本,提高設(shè)計(jì)效率,并具有一定的工程指導(dǎo)意義和實(shí)用價(jià)值。
Altium宣布推出 NanoBoard 系列FPGA開(kāi)發(fā)板的最新產(chǎn)品。NanoBoard 3000 是可編程設(shè)計(jì)環(huán)境,配套提供了完整的軟硬件、免專(zhuān)利費(fèi)的即用型 IP 以及專(zhuān)用 Altium Designer Soft Design許可證。設(shè)計(jì)人員可由此擁有開(kāi)發(fā) FPGA
0 引言 SDRAM(同步動(dòng)態(tài)存儲(chǔ)器)是一種應(yīng)用廣泛的存儲(chǔ)器,具有容量大、數(shù)據(jù)讀寫(xiě)速度快、價(jià)格低廉等優(yōu)點(diǎn),特別適合那些需要海量存儲(chǔ)器的應(yīng)用領(lǐng)域,例如視頻方面。 這里有一個(gè)視頻項(xiàng)目要求將非標(biāo)準(zhǔn)的ITU-R BT.
0 引言 光電碼盤(pán)是一種基本的位置、速度檢測(cè)反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服等系統(tǒng)的閉環(huán)控制中。為了減小體積,絕對(duì)式編碼器一般采用串行通信方式輸出絕對(duì)編碼,針對(duì)伺服電機(jī)控制等高端
摘 要: 可編程片上系統(tǒng)設(shè)計(jì)是一個(gè)嶄新的、富有生機(jī)的嵌入式系統(tǒng)設(shè)計(jì)技術(shù)研究方向。本文在闡述可編程邏輯器件特點(diǎn)及其發(fā)展趨勢(shì)的基礎(chǔ)上,探討了智力產(chǎn)權(quán)復(fù)用理念、基于嵌入式處理器內(nèi)核和xilinx FPGA的SOPC軟硬件設(shè)
基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)
基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)
頻率合成技術(shù)是現(xiàn)代通信的重要組成部分,它是將一個(gè)高穩(wěn)定度和高準(zhǔn)確度的基準(zhǔn)頻率經(jīng)過(guò)四則運(yùn)算,產(chǎn)生同樣穩(wěn)定度和準(zhǔn)確度的任意頻率。頻率合成器是電子系統(tǒng)的心臟,是影響電子系統(tǒng)性能的關(guān)鍵因素之一。本文結(jié)合F
摘要:隨著信息量的急劇增長(zhǎng),信息安全日益受到人們重視。一個(gè)完整的數(shù)據(jù)加解密系統(tǒng)應(yīng)該 具備安全可靠的密碼認(rèn)證機(jī)制和加解密算法。本文基于MEMS 強(qiáng)鏈、USB 控制器和FPGA 設(shè) 計(jì)了一種USB 接口的高效數(shù)據(jù)加解密系統(tǒng),
0 引言 光電碼盤(pán)是一種基本的位置、速度檢測(cè)反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服等系統(tǒng)的閉環(huán)控制中。為了減小體積,絕對(duì)式編碼器一般采用串行通信方式輸出絕對(duì)編碼,針對(duì)伺服電機(jī)控制等高端
傳 統(tǒng)以來(lái),在選用FPGA組件時(shí),成本、容量、效能、封裝形式等,通常是系統(tǒng)架構(gòu)師或設(shè)計(jì)人員的主要考慮。但隨著低功耗應(yīng)用快速興起,現(xiàn)在,功耗效能也已成 為選用FPGA時(shí)的首要考慮。一般來(lái)說(shuō),設(shè)計(jì)人員對(duì)ASIC或FPGA的
為了實(shí)時(shí)獲取生產(chǎn)線上大量按鍵并發(fā)動(dòng)作狀態(tài),提出一種基于FPGA的多按鍵狀態(tài)識(shí)別系統(tǒng)設(shè)計(jì)。該系統(tǒng)設(shè)計(jì)采用VHDL語(yǔ)言描述,有效地解決遠(yuǎn)距離、分散、多鍵并發(fā)狀態(tài)識(shí)別問(wèn)題,并減小電路板面積和單片機(jī)的信號(hào)連接,易于對(duì)大量按鍵并發(fā)輸入操作。給出了該系統(tǒng)設(shè)計(jì)方案的硬件電路設(shè)計(jì)和仿真結(jié)果。該設(shè)計(jì)已成功應(yīng)用于某項(xiàng)目中。
系統(tǒng)設(shè)計(jì)的理念需要集成不同領(lǐng)域的技術(shù)知識(shí),在FPGA中更好地利用資源。隨著應(yīng)用對(duì)DSP功能的依賴(lài)程度越來(lái)越高,我們可讓處理器充分利用加速器的作用,從而大幅提高性能。
系統(tǒng)設(shè)計(jì)的理念需要集成不同領(lǐng)域的技術(shù)知識(shí),在FPGA中更好地利用資源。隨著應(yīng)用對(duì)DSP功能的依賴(lài)程度越來(lái)越高,我們可讓處理器充分利用加速器的作用,從而大幅提高性能。
1 引言 在現(xiàn)代信號(hào)處理系統(tǒng)中,多通道數(shù)據(jù)采集存儲(chǔ)系統(tǒng)廣泛應(yīng)用于各種商用以及工業(yè)領(lǐng)域中,特別是在艦上系統(tǒng)、彈上設(shè)備及艦上部分系統(tǒng)中,往往產(chǎn)生寬帶信號(hào)或上升沿下降沿較陡的模擬信號(hào)。對(duì)這樣的模擬信號(hào)往往