
1 引言 目前,由于頻譜分析儀價格昂貴,高等院校只是少數(shù)實驗室配有頻譜儀。但電子信息類教學(xué),如果沒有頻譜儀輔助觀察,學(xué)生只能從書本中抽象理解信號特征,嚴重影響教學(xué)實驗效果。 針對這種現(xiàn)狀提出一種
賽靈思公司(Xilinx)在2009 年國際廣播電視博覽會 (IBC2009) 上展示了串行連接領(lǐng)域的最新開發(fā)成果,這些技術(shù)可顯著降低串行數(shù)字接口的成本和功耗,并有助于全新 DisplayPort 和 Ethernet AVB協(xié)議的快速采用。賽靈思
賽靈思公司(Xilinx)宣布,現(xiàn)場可編程門陣列 (FPGA) 首次實現(xiàn)對多通道杜比數(shù)碼專業(yè)編碼功能的支持。利用這種實施在賽靈思 Virtex-5 器件中的編碼功能,廣播設(shè)備開發(fā)人員可針對快速變化的設(shè)計要求做出極其靈活的反應(yīng)
設(shè)計一個基于FPGA和USB 2.0接口控制芯片的高速線陣CCD聲光信號采集系統(tǒng)。FPGA是硬件電路系統(tǒng)的核心,主要完成線陣CCD時序脈沖的產(chǎn)生,專用A/D芯片的采樣控制以及FIFO緩存數(shù)據(jù)的片內(nèi)配置,并通過USB 2.0接口與上位機實現(xiàn)通信。討論并開發(fā)了USB 2.0接口控制芯片的固件程序、USB驅(qū)動程序及上位機應(yīng)用程序。實驗結(jié)果表明,系統(tǒng)達到了設(shè)計要求,可廣泛應(yīng)用于相關(guān)領(lǐng)域的信號檢測。
1 引 言 目前FIR濾波器的實現(xiàn)方法主要有3種:利用單片通用數(shù)字濾波器集成電路、DSP器件和可編程邏輯器件實現(xiàn)。單片通用數(shù)字濾波器使用方便,但由于字長和階數(shù)的規(guī)格較少,不能完全滿足實際需要。使用DSP器件實
全球FPGA市場近年來一直都處于非常穩(wěn)定的競爭態(tài)勢,不過這種狀態(tài)可能很快就要被一家叫做Agate Logic的中國公司打破了。有鑒于中國市場的快速成長、FPGA本身在半導(dǎo)體產(chǎn)業(yè)鏈中的獨特作用、中國政府的大力支持,并憑借完
FPGA在智能壓力傳感器系統(tǒng)中的應(yīng)用
1 概 述 微型全分析系統(tǒng)的概念由Manz于20世紀(jì)90年代初提出,是集進樣、樣品處理、分離檢測為一體的微型檢測和分析系統(tǒng)。微流控芯片是其主要部件,采用微電子機械系統(tǒng)技術(shù)集成了微管道、微電極等多種功能元器件。
1 引言 隨著數(shù)字技術(shù)的進步,汽車開始向電子化、多媒體化和智能化方向發(fā)展,越來越多的電子技術(shù)應(yīng)用到汽車系統(tǒng),汽車電子化的程度是衡量現(xiàn)代汽車水平的重要標(biāo)志,是開發(fā)新車型、改進汽車性能最重要的技術(shù)措施。
基于FPGA的汽車電子設(shè)計
賽靈思公司(Xilinx)宣布,現(xiàn)場可編程門陣列 (FPGA) 首次實現(xiàn)對多通道杜比數(shù)碼專業(yè)編碼功能的支持。利用這種實施在賽靈思 Virtex-5 器件中的編碼功能,廣播設(shè)備開發(fā)人員可針對快速變化的設(shè)計要求做出極其靈活的反應(yīng)
1 引 言 目前FIR濾波器的實現(xiàn)方法主要有3種:利用單片通用數(shù)字濾波器集成電路、DSP器件和可編程邏輯器件實現(xiàn)。單片通用數(shù)字濾波器使用方便,但由于字長和階數(shù)的規(guī)格較少,不能完全滿足實際需要。使用DSP器件實
全球FPGA市場近年來一直都處于非常穩(wěn)定的競爭態(tài)勢,不過這種狀態(tài)可能很快就要被一家叫做Agate Logic的中國公司打破了。有鑒于中國市場的快速成長、FPGA本身在半導(dǎo)體產(chǎn)業(yè)鏈中的獨特作用、中國政府的大力支持,并憑借完
1 概 述 在當(dāng)今的社會生活中,顏色識別得到越來越廣泛的應(yīng)用。各個領(lǐng)域的廣泛應(yīng)用需求使顏色識別技術(shù)有了長足的發(fā)展,結(jié)合其他技術(shù),可為工業(yè)控制、產(chǎn)品制造等多個行業(yè)更好地服務(wù)。目前,顏色識別技術(shù)主要是通過
隨著數(shù)字電子系統(tǒng)設(shè)計規(guī)模的擴大,一些實際應(yīng)用系統(tǒng)中往往含有多個時鐘,數(shù)據(jù)不可避免地要在不同的時鐘域之間傳遞。如何在異步時鐘之間傳輸數(shù)據(jù),是數(shù)據(jù)傳輸中一個至關(guān)重要的問題,而采用FIFO正是解決這一問題的
介紹基于DDS的信號發(fā)生器工作原理和設(shè)計過程,并對關(guān)鍵模塊及外圍電路進行了仿真和誤差分析。經(jīng)功能驗證和分析測試,達到了預(yù)定的各項技術(shù)指標(biāo)。旨在建立一種以FPGA為核心,功能可裁剪、波形任意調(diào)整的高性能信號發(fā)生器設(shè)計方法。采用該設(shè)計法將有效地降低開發(fā)成本,提高設(shè)計效率,并具有一定的工程指導(dǎo)意義和實用價值。
可變模計數(shù)器作為一種基本數(shù)字電路模塊,在各種數(shù)字系統(tǒng)中應(yīng)用廣泛。在對現(xiàn)有的可變模計數(shù)器的研究基礎(chǔ)上,在QuartusⅡ開發(fā)環(huán)境中,用VHDL語言設(shè)計一種功能更加強大的可變模計數(shù)器,它具有清零、置數(shù)、使能控制、可逆計數(shù)和可變模等功能,并且對傳統(tǒng)的可變模計數(shù)器的計數(shù)失控問題進行研究,最終設(shè)計出一種沒有計數(shù)失控缺陷的可變模計數(shù)器,并以ACEX1K系列EP1K30QC208芯片為硬件環(huán)境.驗證了其各項設(shè)計功能。結(jié)果表明該設(shè)計正確,功能完整,運行穩(wěn)定。
摘 要: 可編程片上系統(tǒng)設(shè)計是一個嶄新的、富有生機的嵌入式系統(tǒng)設(shè)計技術(shù)研究方向。本文在闡述可編程邏輯器件特點及其發(fā)展趨勢的基礎(chǔ)上,探討了智力產(chǎn)權(quán)復(fù)用理念、基于嵌入式處理器內(nèi)核和xilinx FPGA的SOPC軟硬件設(shè)