
S2C公司近日宣布,S2C公司的ASIC原型的硬件和軟件正式被炬力半導(dǎo)體公司采用在其芯片設(shè)計(jì)流程中。炬力使用S2C的Virtex-5 TAI Logic Module,一種基于FPGA的原型系統(tǒng),以及TAI Player Pro軟件加速SoC設(shè)計(jì)創(chuàng)造,驗(yàn)證及在
Turbo碼是由法國人Berrou于1993年提出的一種性能優(yōu)越的信道編碼方案[1],其應(yīng)用已逐步推廣到衛(wèi)星通信、移動(dòng)通信和計(jì)算機(jī)通信等領(lǐng)域。交織器作為Turbo碼編碼器中的重要組成部分,在Turbo碼的性能中起著至關(guān)重要
市場(chǎng)變化正在推動(dòng)著高帶寬的進(jìn)一步發(fā)展,尤其在消費(fèi)類視頻顯示領(lǐng)域。一方面,新的技術(shù)不斷涌現(xiàn),高清晰度視頻、3D立體視頻不僅需要更高的帶寬,同時(shí),成本也變得更加敏感。在過去的兩年里,液晶電視,高清晰度液晶顯
Altera拓展其成功的CycloneFPGA系列并延續(xù)其收發(fā)器技術(shù)領(lǐng)先優(yōu)勢(shì),于今天發(fā)布Cyclone IV FPGA新系列。在移動(dòng)視頻、語音和數(shù)據(jù)訪問以及高質(zhì)量3D圖像對(duì)低成本帶寬需求的推動(dòng)下,Cyclone IV FPGA系列增加了對(duì)主流串行協(xié)
關(guān)鍵字: 炬力半導(dǎo)體 S2C ASIC Virtex-5 TAI Logic Module S2C公司宣布, S2C公司的ASIC原型的硬件和軟件正式被炬力半導(dǎo)體公司采用在其芯片設(shè)計(jì)流程中。炬力使用S2C的Virtex-5 TAI Logic Module,一種基于FPGA的原
Altera拓展其成功的CycloneFPGA系列并延續(xù)其收發(fā)器技術(shù)領(lǐng)先優(yōu)勢(shì),于今天發(fā)布Cyclone IV FPGA新系列。在移動(dòng)視頻、語音和數(shù)據(jù)訪問以及高質(zhì)量3D圖像對(duì)低成本帶寬需求的推動(dòng)下,Cyclone IV FPGA系列增加了對(duì)主流串行協(xié)
在低成本、多通道數(shù)據(jù)采集系統(tǒng)中,串行接口A/D轉(zhuǎn)換器得到了廣泛的應(yīng)用,但是通道的輪換以及串行數(shù)據(jù)的傳輸會(huì)降低數(shù)據(jù)采集的速度和CPU的工作效率。以ADS7844為例介紹基于FPGA和VHDI。語言的A/D控制器設(shè)計(jì)方法,并通過計(jì)算機(jī)時(shí)序仿真結(jié)果驗(yàn)證了該控制器的正確性。該控制器具有輸入通道自動(dòng)轉(zhuǎn)換、數(shù)據(jù)并行輸出等特點(diǎn),提高了采集速度和CPU的工作效率。
若沒有進(jìn)一步創(chuàng)新,設(shè)計(jì)師們將有可能在2020年迎來“黑暗”的硅世紀(jì)。能耗無法支撐設(shè)計(jì)出的高密度芯片。ARM公司首席技術(shù)官M(fèi)ike Muller在主要討論FPGA和上網(wǎng)本未來的ARM年度技術(shù)大會(huì)上這么警告說。 他在演講中說,10年
基于FPGA的多通道串行A/D轉(zhuǎn)換器的控制器設(shè)計(jì)
0 引言 時(shí)鐘數(shù)據(jù)恢復(fù)電路是高速收發(fā)器的核心模塊,而高速收發(fā)器是通信系統(tǒng)中的關(guān)鍵部分。隨著光纖在通信中的應(yīng)用,信道可以承載的通信速率已經(jīng)可以達(dá)到GHz,從而使得接收端的接收速率成為限制通信速率的主要瓶頸
0 引言 冷凍干燥技術(shù)自1980年代在我國興起以來已取得長足發(fā)展,并已廣泛應(yīng)用于食品、低溫和真空等科學(xué)領(lǐng)域,基于一些食品和藥品加工行業(yè)的工藝需要,真空冷凍干燥技術(shù)需要迅速應(yīng)用與推廣。控制系統(tǒng)對(duì)物料的加工
針對(duì)大地電磁探測(cè)系統(tǒng)的特點(diǎn),設(shè)計(jì)了以FPGA為核心處理器的多通道高分辨率電磁數(shù)據(jù)采集系統(tǒng),解決了五路24位ADC芯片ADS1255與ARM之間接口復(fù)雜、難以實(shí)現(xiàn)的問題。詳細(xì)介紹了FPGA邏輯設(shè)計(jì)的模塊劃分和具體實(shí)現(xiàn)。本方案外圍電路結(jié)構(gòu)簡(jiǎn)單可靠,易于擴(kuò)展,實(shí)現(xiàn)了采集系統(tǒng)的高性能和高可靠性,特別適用于多通道高精度的數(shù)據(jù)采集系統(tǒng)。
Altera公司 宣布,開始量產(chǎn)發(fā)售Stratix® IV GT EP4S100G2 FPGA,這是業(yè)界首款集成了11.3-Gbps收發(fā)器的FPGA。Stratix IV GT FPGA是目前唯一滿足100G以太網(wǎng)(GbE)和100G光傳送網(wǎng)(OTN)下一代成幀器、MAC、橋接和交換
提出了一種新的基于虛擬圖像注入的目標(biāo)模擬器的研究方法。該方法基于速度追蹤原理。模擬器從主控計(jì)算機(jī)獲得跟蹤設(shè)備及目標(biāo)的參數(shù),用DSP產(chǎn)生圖像數(shù)據(jù),F(xiàn)PGA控制圖像時(shí)序,最后通過Camera Link接口將目標(biāo)跟蹤的圖像數(shù)據(jù)發(fā)送出去,完成對(duì)目標(biāo)捕獲及跟蹤的模擬訓(xùn)練過程。給出了軟、硬件實(shí)現(xiàn)的方案和結(jié)構(gòu)。跟蹤捕獲過程可以達(dá)到目標(biāo)場(chǎng)景的全景性和實(shí)時(shí)性,能夠滿足光電跟瞄設(shè)備的運(yùn)行維護(hù)與操作訓(xùn)練要求。
全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx)與ARM公司宣布正式開展合作,在賽靈思FPGA中應(yīng)用ARM處理器與互聯(lián)技術(shù)。賽靈思公司目前已經(jīng)開始采用ARM Cortex處理器IP,利用性能優(yōu)化的ARM數(shù)字單元庫(cell library