日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀]EDA軟件、集成無源器件IPD和系統(tǒng)級封裝領(lǐng)域的領(lǐng)先供應(yīng)商芯禾科技有限公司,繼去年首屆用戶大會成功召開后,近日又迎來了規(guī)模升級的2018年用戶大會。芯禾科技聯(lián)合其生態(tài)系統(tǒng)中的多名合作伙伴:紫光展銳、華天科技、中興通訊、GlobalFoundries格芯、TowerJazz、ANSYS、博達(dá)微等高管及專家,向業(yè)內(nèi)同仁闡釋了行業(yè)的現(xiàn)狀和趨勢,并正式發(fā)布其極具特色的2018版本EDA軟件系列。

EDA軟件、集成無源器件IPD和系統(tǒng)級封裝領(lǐng)域的領(lǐng)先供應(yīng)商芯禾科技有限公司,繼去年首屆用戶大會成功召開后,近日又迎來了規(guī)模升級的2018年用戶大會。芯禾科技聯(lián)合其生態(tài)系統(tǒng)中的多名合作伙伴:紫光展銳、華天科技、中興通訊、GlobalFoundries格芯、TowerJazz、ANSYS、博達(dá)微等高管及專家,向業(yè)內(nèi)同仁闡釋了行業(yè)的現(xiàn)狀和趨勢,并正式發(fā)布其極具特色的2018版本EDA軟件系列。

中國半導(dǎo)體行業(yè)協(xié)會副理事長于燮康親臨現(xiàn)場,并作開幕致辭。他提到,從2015年芯禾科技開始進(jìn)入他的關(guān)注視線起,這家公司在EDA、IPD和SiP的研發(fā)等方面為越來越多用戶提供優(yōu)質(zhì)的服務(wù)的過程中不斷壯大,成為了國產(chǎn)EDA行業(yè)的領(lǐng)軍企業(yè),并勉勵芯禾科技繼續(xù)奮斗,助力中國集成電路產(chǎn)業(yè)奮進(jìn)。

芯禾科技創(chuàng)始人、CEO凌峰博士表示:“與去年的用戶大會著力展示芯禾科技自身產(chǎn)品能級相比,今年,我們帶來的是芯禾科技的半導(dǎo)體生態(tài)圈。EDA作為半導(dǎo)體行業(yè)的基礎(chǔ)工具,它的成功有賴于為上游的設(shè)計、制造、封測和系統(tǒng)公司創(chuàng)造多大的價值。通過芯禾科技半導(dǎo)體生態(tài)圈的構(gòu)建,能夠更快、更直接的了解到產(chǎn)業(yè)的痛點和需求,同時發(fā)揮我們本土研發(fā)、隨時響應(yīng)的高效運營,在過去一年已經(jīng)讓多個用戶獲益匪淺。”

芯禾科技聯(lián)合創(chuàng)始人、工程副總裁代文亮博士在大會上詳細(xì)介紹了芯禾科技過去一年在產(chǎn)品、應(yīng)用、市場、用戶等多個領(lǐng)域取得的成績,并帶領(lǐng)其研發(fā)高管發(fā)布了兩款旗艦級EDA新品——應(yīng)用于芯片-封裝聯(lián)合仿真的Metis和針對高速PCB設(shè)計信號完整性簽核的快速全板串?dāng)_掃描工具Heracles.

中國領(lǐng)先的無線通信終端核心芯片供應(yīng)商——展訊通信的設(shè)計總監(jiān)郭敘海在大會keynote環(huán)節(jié)介紹了2.5D/3D 半導(dǎo)體封裝技術(shù)的發(fā)展和挑戰(zhàn),并非常期待芯禾科技的EDA工具在這個領(lǐng)域提供獨到的支持。

華天科技CTO于大全在大會給大家分享了封測行業(yè)的發(fā)展和未來、展示了華天科技封測領(lǐng)域的最新成果——面向系統(tǒng)級封裝的硅基扇出技術(shù),并向芯禾科技對他們設(shè)計的支持給予了高度的評價。

本次用戶大會分成IC/封裝設(shè)計和高速SI設(shè)計兩個分論壇,芯禾科技的專家和用戶代表現(xiàn)場分享了多個熱門行業(yè)應(yīng)用,包括“芯片-封裝”聯(lián)合仿真解決方案;先進(jìn)工藝節(jié)點中IRIS-HFSS設(shè)計流程能帶來的設(shè)計優(yōu)勢;基于人工智能技術(shù)的先進(jìn)工藝節(jié)點PDK自動建模;射頻前端設(shè)計中、基于玻璃通孔的集成無源器件IPD技術(shù);Heracles助力下的串?dāng)_評估新方案;SerDes設(shè)計中無源通道仿真的效率提升;大規(guī)模并行通道中串?dāng)_的快速評估;電磁仿真云平臺構(gòu)建與實際成功案例等。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

在芯片設(shè)計流程中,電子設(shè)計自動化(EDA)工具承擔(dān)著關(guān)鍵角色。隨著工藝節(jié)點向3/nm以下推進(jìn),傳統(tǒng)EDA算法在處理復(fù)雜設(shè)計時面臨計算效率與精度瓶頸。近年來,機(jī)器學(xué)習(xí)(ML)技術(shù)為EDA領(lǐng)域帶來新突破,尤其在布線擁堵預(yù)測與...

關(guān)鍵字: AI EDA 機(jī)器學(xué)習(xí)

Altium Develop秉承“植根中國,服務(wù)中國”的開發(fā)理念,并在中國本地部署運行,是面向中國電子產(chǎn)業(yè)生態(tài)打造的云端協(xié)同研發(fā)平臺,旨在連接設(shè)計、供應(yīng)鏈與制造環(huán)節(jié),推動更加高效、互聯(lián)的電子研發(fā)協(xié)作模式。

關(guān)鍵字: EDA 芯片 半導(dǎo)體

2026年3月18日——中國數(shù)字EDA/IP龍頭企業(yè)上海合見工業(yè)軟件集團(tuán)股份有限公司(簡稱“合見工軟”)正式發(fā)布第二代數(shù)字設(shè)計AI智能平臺——智能體UniVista Design Agent (UDA) 2.0?。此次升...

關(guān)鍵字: AgenticAI EDA 合見工軟 UDA2.0 芯片設(shè)計

2026年2月13日,中國 ——服務(wù)多重電子應(yīng)用領(lǐng)域、全球排名前列的半導(dǎo)體公司意法半導(dǎo)體 (STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM) 近日宣布與亞馬遜云計算服務(wù)(AWS)拓展戰(zhàn)略協(xié)作,...

關(guān)鍵字: AI 數(shù)據(jù)中心 EDA

香港2026年2月2日 /美通社/ -- 全球領(lǐng)先的互聯(lián)網(wǎng)社區(qū)創(chuàng)建者 - 網(wǎng)龍網(wǎng)絡(luò)控股有限公司 ("網(wǎng)龍"或"本公司",香港...

關(guān)鍵字: AI BSP EDA 網(wǎng)絡(luò)游戲

在集成電路設(shè)計(EDA)領(lǐng)域,團(tuán)隊協(xié)作面臨設(shè)計文件龐大、版本迭代頻繁、依賴關(guān)系復(fù)雜等挑戰(zhàn)。傳統(tǒng)基于共享文件夾或本地備份的協(xié)作方式易導(dǎo)致文件沖突、歷史丟失等問題。Git作為分布式版本控制系統(tǒng),結(jié)合EDA工具特性進(jìn)行定制化配...

關(guān)鍵字: EDA 集成電路

在電子設(shè)計自動化(EDA)領(lǐng)域,庫文件管理是連接設(shè)計創(chuàng)意與工程落地的核心紐帶。從元件符號的精準(zhǔn)建模到工藝庫的版本迭代,高效管理策略不僅能提升設(shè)計效率,更能避免因數(shù)據(jù)不一致導(dǎo)致的生產(chǎn)事故。本文將從符號創(chuàng)建規(guī)范、工藝庫版本控...

關(guān)鍵字: EDA 電子設(shè)計自動化

在數(shù)字集成電路設(shè)計中,EDA約束文件是連接設(shè)計意圖與物理實現(xiàn)的橋梁。其中,Synopsys Design Constraints(SDC)作為行業(yè)標(biāo)準(zhǔn)格式,通過精確描述時鐘行為、路徑延遲和物理規(guī)則,指導(dǎo)綜合、布局布線及時...

關(guān)鍵字: EDA SDC語法

在SoC設(shè)計復(fù)雜度指數(shù)級增長的背景下,傳統(tǒng)數(shù)字仿真與模擬仿真分離的驗證模式已難以滿足需求?;旌闲盘枀f(xié)同仿真通過打破數(shù)字-模擬邊界,結(jié)合智能覆蓋率驅(qū)動技術(shù),成為提升驗證效率的關(guān)鍵路徑。本文提出"協(xié)同仿真框架+動態(tài)覆蓋率優(yōu)化...

關(guān)鍵字: EDA SoC設(shè)計

在先進(jìn)制程(7nm及以下)芯片設(shè)計中,版圖驗證的復(fù)雜度呈指數(shù)級增長。通過自動化腳本實現(xiàn)DRC(設(shè)計規(guī)則檢查)和LVS(版圖與電路圖一致性檢查)的批處理執(zhí)行,可將驗證周期從數(shù)天縮短至數(shù)小時。本文以Cadence Virtu...

關(guān)鍵字: EDA DRC/LVS腳本
關(guān)閉