由于與深亞微米標(biāo)準(zhǔn)單元ASIC相關(guān)的非重復(fù)性工程費(fèi)用(NRE)越來(lái)越大,設(shè)計(jì)周期又很長(zhǎng),因此利用結(jié)構(gòu)化ASIC進(jìn)行定制IC設(shè)計(jì)的吸引力正變得越來(lái)越大。結(jié)構(gòu)化ASIC能以極具競(jìng)爭(zhēng)力的單位成本提供優(yōu)秀的硅片性能,并且NRE費(fèi)用
典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程: 1) 、結(jié)構(gòu)及電氣規(guī)定。 2)、RTL級(jí) 典型ASIC設(shè)計(jì)具有下列相當(dāng)復(fù)雜的流程: 1) 、結(jié)構(gòu)及電氣規(guī)定。 2)、RTL級(jí)代碼設(shè)計(jì)和仿真測(cè)試平臺(tái)文件準(zhǔn)備。 3)、為具有存儲(chǔ)單元的模塊插
為新的ASIC/SOC選擇最優(yōu)嵌入式存儲(chǔ)器IP是設(shè)計(jì)決策的關(guān)鍵。設(shè)計(jì)師應(yīng)了解適用于其特定應(yīng)用程序的最佳存儲(chǔ)器特性的所有關(guān)鍵參數(shù),其尋求的存儲(chǔ)器IP應(yīng)具有足夠的適應(yīng)性,可滿足目標(biāo)SoC的各種需求。盡管有現(xiàn)成的免費(fèi)存儲(chǔ)器IP可供使用,但與可為特定應(yīng)用程序提供更好特性的收費(fèi)IP相比,它并不能總是提供最佳解決方案。
高級(jí)加密標(biāo)準(zhǔn) (AES) 已經(jīng)成為很多應(yīng)用(諸如嵌入式系統(tǒng)中的應(yīng)用等)中日漸流行的密碼規(guī)范。
前 言 嵌入式世界的范圍和概念極其廣泛,可以從ASIC到MCU,而ASIC是有著巨大的潛力和創(chuàng)新力的一種技術(shù),盡管它的設(shè)計(jì)非常昂貴,并且所需世界要花費(fèi)數(shù)年,但這依然不影響它的巨大市場(chǎng)潛力。相比而言,
由于結(jié)構(gòu)化ASIC具有單位成本低、功耗低、性能高和轉(zhuǎn)換快(fast turnaound)等特點(diǎn),越來(lái)越多的先進(jìn)系統(tǒng)設(shè)計(jì)工程師正在考慮予以采用。在結(jié)構(gòu)化ASIC中,像通用邏輯門、存儲(chǔ)器、
隨著傳感器及攝像頭技術(shù)的愈發(fā)成熟,大陸正在研發(fā)一款路況觀察者(Road Condition Observer)應(yīng)用,結(jié)合車載流媒體數(shù)據(jù),或許能夠完成該應(yīng)用的設(shè)計(jì)。該應(yīng)用會(huì)被工程師寫入成熟的算法。研究人員將車輛前置攝像頭采集的
挖礦一般是利用大型并行運(yùn)算硬件進(jìn)行一定的計(jì)算,現(xiàn)在火熱的ETH虛擬幣則是用顯卡進(jìn)行挖掘,而難度極高的比特幣和萊特幣則是使用算力更為強(qiáng)大的ASIC礦機(jī)。
GPU 在人工智能(AI)運(yùn)算大放異彩,激勵(lì)兩家GPU 大廠Nvidia、超微(AMD)股價(jià)狂飆。但是分析師警告,明年GPU 在AI 的地位,也許會(huì)遭「特殊應(yīng)用集成電路」(ASIC)取代。
EDA(電子線路設(shè)計(jì)座自動(dòng)化)是以計(jì)算機(jī)為工作平臺(tái)、以硬件描述語(yǔ)言(VHDL)為設(shè)計(jì)語(yǔ)言、以可編程器件(CPLD/FPGA)為實(shí)驗(yàn)載體、以ASIC/SOC芯片為目標(biāo)器件、進(jìn)行必要的元件建模和系統(tǒng)仿真的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程。
人工智能是計(jì)算機(jī)科學(xué)的一個(gè)分支,它企圖了解智能的實(shí)質(zhì),并生產(chǎn)出一種新的能以人類智能相似的方式做出反應(yīng)的智能機(jī)器,該領(lǐng)域的研究包括機(jī)器人、語(yǔ)言識(shí)別、圖像識(shí)別、自然語(yǔ)言處理和專家系統(tǒng)等。人工智能從誕生以來(lái),理論和技術(shù)日益成熟,應(yīng)用領(lǐng)域也不斷擴(kuò)大,可以設(shè)想,未來(lái)人工智能帶來(lái)的科技產(chǎn)品,將會(huì)是人類智慧的“容器”。
FPGA所具有的設(shè)計(jì)靈活性和大吞吐量特性使其成為傳統(tǒng)數(shù)字信號(hào)處理(DSP)器件可靠的芯片解決方案,例如無(wú)線基站、醫(yī)學(xué)成像和圖像記錄等高性能DSP應(yīng)用。在很多情況下,F(xiàn)PGA和高密度ASIC、DSP一起布置在同一塊電路板上。
近日一年一度的泰克創(chuàng)新論壇(TIF)在北京召開,去年剛剛度過(guò)70歲生日的泰克絲毫沒有放慢其前進(jìn)的步伐,強(qiáng)勢(shì)發(fā)布了最新5系混合信號(hào)示波器,并搭載了全新的ASIC平臺(tái),昭示著新一代泰克測(cè)試儀器平臺(tái)正式開啟。第六波科技
本文結(jié)合NCverilog,DesignCompile,Astro等ASIC設(shè)計(jì)所用到的EDA軟件,從工藝獨(dú)立性、系統(tǒng)的穩(wěn)定性、復(fù)雜性的角度對(duì)比各種ASIC的設(shè)計(jì)方法,介紹了在編碼設(shè)計(jì)、綜合設(shè)計(jì)、靜
市場(chǎng)統(tǒng)計(jì)研究數(shù)據(jù)表明,F(xiàn)PGA已經(jīng)逐步侵蝕ASIC和ASSP的傳統(tǒng)市場(chǎng),并處于快速增長(zhǎng)階段?,F(xiàn)階段FPGA的應(yīng)用不斷擴(kuò)展,從汽車、廣播、計(jì)算機(jī)和存儲(chǔ)、消費(fèi)類、工業(yè)、醫(yī)療、軍事、測(cè)試測(cè)量、無(wú)線和固網(wǎng),應(yīng)用領(lǐng)域正向各行各業(yè)滲透。
想必大家對(duì)二維碼都已經(jīng)非常熟悉了,在我們的日常生活中處處都能和二維碼打交道,隨著智能手機(jī)的普及,我們可以掃描二維碼完成收款/付款交易、查看商品或者商家信息等,可以說(shuō)方便了大家的生活。 二維碼其實(shí)是用某種特定的幾何圖形按照一定規(guī)律在平面(二維方向上)分布的黑白相間的圖形記錄數(shù)據(jù)符號(hào)信息的。
在2016年11月中旬舉辦的“2016年超算大會(huì)”上,F(xiàn)PGA大廠Xilinx發(fā)布了可重配置加速棧(ReconfigurableAcceleration Stack)。配合可重構(gòu)的FPGA,這個(gè)架構(gòu)能解決可重構(gòu)計(jì)算中的編程困難問(wèn)題,并加速可重構(gòu)計(jì)算生態(tài)的建設(shè)。 日前,Amazon云服務(wù)AWS更是基于Xilinx高端Ultrascale+ FPGA推出了使用在云端的FPGA解決方案。
作者:Adam Taylor 首席工程師 e2v 公司 aptaylor@theiet.org 用C 語(yǔ)言描述AES256 加密算法,然后在硬件中加速性能。 高級(jí)加密標(biāo)準(zhǔn) (AES) 已經(jīng)成為很多應(yīng)用(諸如嵌入式系統(tǒng)中的應(yīng)用等)中日漸流行的密碼規(guī)范。自從 2002 年美國(guó)國(guó)家標(biāo)準(zhǔn)技術(shù)研究所 (NIST) 將此規(guī)范選為標(biāo)準(zhǔn)規(guī)范以來(lái),處理器、微控制器、FPGA和 SoC 應(yīng)用的開發(fā)人員就開始利用 AES 來(lái)保護(hù)輸入、輸出及保存在系統(tǒng)中的數(shù)據(jù)。
日本電報(bào)電話公司 (NTT) 是一家全球電信集團(tuán)控股公司,負(fù)責(zé)制定管理策略和推動(dòng)研發(fā)工作發(fā)展。 我們是 NTT 研發(fā)部的研究人員,正領(lǐng)導(dǎo)兩個(gè)針對(duì)軟件定義網(wǎng)絡(luò) (SDN) 和網(wǎng)絡(luò)功能虛擬化 (NFV) 的創(chuàng)新型項(xiàng)目。針對(duì)其中的一個(gè)項(xiàng)目,我們已經(jīng)開發(fā)出一個(gè)名為 Lagopus 的高性能軟件 SDN/OpenFlow交換機(jī)[1],我們認(rèn)為這是迄今為止作為開源軟件發(fā)布的 OpenFlow 1.3 兼容交換機(jī)中的佼佼者。針對(duì)第二個(gè)項(xiàng)目,我們開發(fā)出一個(gè)具有軟件包處理感知功能的 40 Gbps FPGA 網(wǎng)絡(luò)接口卡 (NIC) ——Lagopus FPGA。
安森美半導(dǎo)體宣布與Hexius半導(dǎo)體合作,從而使其部分模擬知識(shí)產(chǎn)權(quán)(IP)能用于受歡迎的ONC180.18 µm CMOS工藝中。