
1 引言 數(shù)控振蕩器是數(shù)字通信中調(diào)制解調(diào)單元必不可少的部分,同時也是各種數(shù)字頻率合成器和數(shù)字信號發(fā)生器的核心。隨著數(shù)字通信技術(shù)的發(fā)展。對傳送數(shù)據(jù)的精度和速率要求越來越高。如何得到可數(shù)控的高精度的高頻載
在信息信號處理過程中,如對信號的過濾、檢測、預(yù)測等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無限長單位脈沖響應(yīng)(IIR)濾波器和有限長單位脈沖響應(yīng)(FIR)濾波器兩
前言 在通信、雷達(dá)等數(shù)字信號處理系統(tǒng)的設(shè)計中,信號模擬器發(fā)揮著至關(guān)重要的作用。模擬器用來模擬實際工作過程中信號處理系統(tǒng)的各種輸入信號,從而方便了系統(tǒng)調(diào)試。可以利用現(xiàn)有儀器模擬這些信號,也可以設(shè)計專門
市場前景賽靈思過去10多年以來一直致力于為大批量消費產(chǎn)品市場提供可編程邏輯器件 (PLD)。消費電子不僅是目前公司最大批量市場,同時消費電子產(chǎn)品為新一代賽靈思 FPGA 和目標(biāo)設(shè)計平臺的不斷發(fā)展提供了重大市場機(jī)遇。
基于FPGA的可層疊組合式SoC原型系統(tǒng)設(shè)計
本文將探討PCI標(biāo)準(zhǔn)的局限性,以及下一代PCI Express是如何以節(jié)約成本的方式得以實現(xiàn)的。
隨著 FPGA 在數(shù)字通信設(shè)計領(lǐng)域(蜂窩基站、衛(wèi)星通信和雷達(dá))的高性能信號處理電路中成為可行的選擇,分析和調(diào)試工具必須包括能幫助您在最短時間內(nèi)得到電路最佳性能的新技術(shù)?! ‰m然現(xiàn)在已經(jīng)有多種連接仿真與射頻
用FPGA動態(tài)探頭與數(shù)字VSA對DSP設(shè)計實時分析
1 引言 數(shù)控振蕩器是數(shù)字通信中調(diào)制解調(diào)單元必不可少的部分,同時也是各種數(shù)字頻率合成器和數(shù)字信號發(fā)生器的核心。隨著數(shù)字通信技術(shù)的發(fā)展。對傳送數(shù)據(jù)的精度和速率要求越來越高。如何得到可數(shù)控的高精度的高頻載
1 引言 數(shù)控振蕩器是數(shù)字通信中調(diào)制解調(diào)單元必不可少的部分,同時也是各種數(shù)字頻率合成器和數(shù)字信號發(fā)生器的核心。隨著數(shù)字通信技術(shù)的發(fā)展。對傳送數(shù)據(jù)的精度和速率要求越來越高。如何得到可數(shù)控的高精度的高頻載
在信息信號處理過程中,如對信號的過濾、檢測、預(yù)測等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無限長單位脈沖響應(yīng)(IIR)濾波器和有限長單位脈沖響應(yīng)(FIR)濾波器兩
前言 在通信、雷達(dá)等數(shù)字信號處理系統(tǒng)的設(shè)計中,信號模擬器發(fā)揮著至關(guān)重要的作用。模擬器用來模擬實際工作過程中信號處理系統(tǒng)的各種輸入信號,從而方便了系統(tǒng)調(diào)試??梢岳矛F(xiàn)有儀器模擬這些信號,也可以設(shè)計專門
DSP完成的實時信號模擬器
采用中檔FPGA設(shè)計面向PCI Express系統(tǒng)的解決方案
0 引 言 現(xiàn)代通訊電子設(shè)備的抗干擾測試已經(jīng)成為必須的測試項目,主要的干擾類型為噪聲干擾。在通信信道測試和電子對抗領(lǐng)域里,噪聲始終是最基本、最常用的干擾源之一。如何產(chǎn)生穩(wěn)定和精確的噪聲信號已經(jīng)成為一
1 系統(tǒng)方案 GSM(Global System for Mobile Communications)為全球移動通訊系統(tǒng),是一種起源于歐洲的移動通信技術(shù)標(biāo)準(zhǔn),其開發(fā)目的是讓全球各地可以共同使用一個移動電話網(wǎng)絡(luò)標(biāo)準(zhǔn),讓用戶使用一部手機(jī)就能行遍全球
在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的同步。位同步時鐘信號不僅用于監(jiān)測輸入碼元信號,確保收發(fā)同步,而且在獲取幀同步及對接收的數(shù)字碼元進(jìn)行各種處理的過程中也為系統(tǒng)提供了一個基準(zhǔn)
基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計方法
FPGA中SPI復(fù)用配置的編程方法
FPGA的時鐘頻率同步設(shè)計