
盡管H.264/AVC承諾將此已有視頻編碼標(biāo)準(zhǔn)具有更高的編碼效率,它仍為系統(tǒng)架構(gòu)師、DSP 工程師和硬件設(shè)計(jì)人員帶來(lái)了巨大的工程設(shè)計(jì)挑戰(zhàn)。H.264/AVC 標(biāo)準(zhǔn)引入了自 1990 年推出 H.261 之后視頻編碼標(biāo)準(zhǔn)演進(jìn)過(guò)程中出現(xiàn)的大部分重大改變和算法間斷 (algorithmic discontinuities)。
隨著Internet的迅猛發(fā)展和各種無(wú)線業(yè)務(wù)需求的增加,目前以承載單一話音業(yè)務(wù)為主的無(wú)線通信網(wǎng)已經(jīng)越來(lái)越不適應(yīng)人們的需要,所以,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務(wù)為目的的第三代移動(dòng)通信系統(tǒng)(IMT-2000)成為無(wú)線通信的發(fā)展方向。
介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實(shí)現(xiàn)3-DES算法的設(shè)計(jì)要點(diǎn)及關(guān)鍵部分的設(shè)計(jì)。
本文提出了一種使用FPGA 實(shí)現(xiàn)誤碼率測(cè)試的設(shè)計(jì)及實(shí)現(xiàn)方法。該設(shè)計(jì)可通過(guò)FPGA 內(nèi)建的異步串行接口向主控計(jì)算機(jī)傳遞誤碼信息,也可以通過(guò)數(shù)碼管實(shí)時(shí)顯示一段時(shí)間內(nèi)的誤碼率。文章先介紹了系統(tǒng)構(gòu)成和工作流程,然后重點(diǎn)分析了關(guān)鍵技術(shù)的實(shí)現(xiàn)。
在設(shè)計(jì)大型FPGA信號(hào)處理系統(tǒng)時(shí),設(shè)計(jì)師往往需要很長(zhǎng)的仿真時(shí)間。FPGA設(shè)計(jì)工具(例如賽靈思的System Generator for DSP)通過(guò)提供穩(wěn)固的硬件在環(huán)路(hardware-in-the-loop)接口,允許用戶直接利用FPGA硬件進(jìn)行設(shè)計(jì)仿真,從而解決仿真時(shí)間過(guò)長(zhǎng)的問(wèn)題。這些接口允許用戶利用硬件進(jìn)行部分設(shè)計(jì)仿真,從而在相當(dāng)程度上加快了仿真速度(通常可達(dá)一個(gè)數(shù)量級(jí)或更多)。同時(shí),利用硬件在環(huán)接口還使系統(tǒng)具備了實(shí)時(shí)FPGA硬件調(diào)試和驗(yàn)證功能。
介紹了3DES加密算法的原理并詳盡描述了該算法的FPGA設(shè)計(jì)實(shí)現(xiàn)。采用了狀態(tài)機(jī)和流水線技術(shù),使得在面積和速度上達(dá)到最佳優(yōu)化;添加了輸入和輸出接口的設(shè)計(jì)以增強(qiáng)該算法應(yīng)用的靈活性。各模塊均用硬件描述語(yǔ)言實(shí)現(xiàn),最終下載到FPGA芯片Stratix EP1S25F780C5中。
傳統(tǒng)上,降低軟件無(wú)線電(SDR)硬件的功耗一直是我們工作的重點(diǎn),但是,顯而易見(jiàn)軟件也有重要影響,因此,需要一種降低SDR功耗的整體設(shè)計(jì)方法。一種能發(fā)揮SDR功能的測(cè)試床能幫我們解決這個(gè)問(wèn)題。
LED點(diǎn)陣顯示屏是集微電子技術(shù)、計(jì)算機(jī)技術(shù)、信息處理技術(shù)于一體的大型顯示屏系統(tǒng)。它以其色彩鮮艷,動(dòng)態(tài)范圍廣,亮度高,壽命長(zhǎng),工作穩(wěn)定可靠等優(yōu)點(diǎn)而成為眾多顯示媒體以及
FPGA的基準(zhǔn)時(shí)鐘為來(lái)自DSP輸出的32MHz時(shí)鐘,經(jīng)過(guò)片內(nèi)數(shù)字時(shí)鐘網(wǎng)絡(luò)(PLL),可以得到系統(tǒng)所需要的多種時(shí)鐘。圖文混合主要是控制觀瞄系統(tǒng)顯示屏的顯示內(nèi)容與相應(yīng)的位置。利用EP2S30F484的內(nèi)部RAM配置了許多獨(dú)立的小RAM塊,DSP根據(jù)不同的控制命令向這些RAM塊寫入不同的顯示內(nèi)容。FPGA再根據(jù)顯示位置的分布,以記數(shù)的方式在屏幕上控制顯示內(nèi)容輸出,達(dá)到圖文混合。
“今天,F(xiàn)PGA越來(lái)越多地應(yīng)用在多種DSP中。我們預(yù)計(jì)這一趨勢(shì)在未來(lái)幾年會(huì)更加明顯。”美國(guó)調(diào)查機(jī)構(gòu)Berkeley設(shè)計(jì)技術(shù)公司做了上述預(yù)測(cè)。以Xilinx和Altera為主的兩大FPGA廠商多年前就涉足了DSP應(yīng)用領(lǐng)域,近一、兩年,隨著3G通信、視頻成像等領(lǐng)域的發(fā)展,F(xiàn)PGA for DSP(FPGA的DSP)再次成為了熱點(diǎn)。
從云知聲、出門問(wèn)問(wèn)發(fā)布的時(shí)間表看,芯片從設(shè)計(jì)到量產(chǎn)都只有3年多時(shí)間,這與“一個(gè)芯片產(chǎn)業(yè)需要幾十年技術(shù)沉淀”的普遍印象相差甚遠(yuǎn)。但實(shí)際上,芯片有很多種,生產(chǎn)方式與定義也都有所不同。
3G手機(jī)的數(shù)據(jù)速率將高達(dá)2Mbps,因而能支持包括數(shù)據(jù)服務(wù)和互聯(lián)網(wǎng)連接在內(nèi)的各種多媒體應(yīng)用,相對(duì)2G產(chǎn)品而言,其主要特點(diǎn)是屏幕更大、鍵盤更小。為了解決用小鍵盤進(jìn)行撥號(hào)和單詞輸入的難題,利用自動(dòng)語(yǔ)音識(shí)別(ASR)功能完成語(yǔ)音撥號(hào)將成為3G手機(jī)的新特點(diǎn)。本文介紹高性能低成本、低功耗DSP芯片在下一代無(wú)鍵盤手機(jī)應(yīng)用中的選擇策略。