
為了重申其于汽車產業(yè)的長期投入,以及看好FPGA將在自動駕駛車內部發(fā)揮重要作用,賽靈思(Xilinx)宣布與戴姆勒(Daimler AG)合作,為未來的奔馳(Mercedes-Benz)新車款開發(fā)“超高效率AI解決方案”。
在FPGA設計過程中,使用好雙口RAM,也是提高效率的一種方法。官方將雙口RAM分為簡單雙口RAM和真雙口RAM。 簡單雙口RAM只有一個寫端口,一個讀端口。 真雙口RAM分別有兩個
如果高速PCB設計能夠像連接原理圖節(jié)點那樣簡單,以及像在計算機顯示器上所看到的那樣優(yōu)美的話,那將是一件多么美好的事情。然而,除非設計師初入PCB設計,或者是極度的幸運,實際的PCB設計通常不像他們所從事的電路設
隨著同防工業(yè)對精確制導武器要求的不斷提高,武器系統(tǒng)總體設計方案的日趨復雜,以及電子元器件水平的飛速發(fā)展。導引頭信號處理器的功能越來越復雜,硬件規(guī)模越來越大.處理速度也越來越高.而且產品的更新速度加快,生命周期縮短。實現(xiàn)功能強、性能指標高、抗干擾能力強、工作穩(wěn)定可靠、體積小、功耗低、結構緊湊合理符合彈載要求的導引頭信號處理器已經勢在必行。過去單一采用DSP處理器搭建信號處理器已經不能滿足要求.FPGA+DSP的導引頭信號處理結構成為當前以及未來一段時間的主流。
ASIC、FPGA和DSP的應用領域呈現(xiàn)相互覆蓋的趨勢,使設計人員必須在軟件無線電結構設計中重新考慮器件選擇策略問題。本文從可編程性、集成度、開發(fā)周期、性能和功率五個方面論述了選擇ASIC、FPGA和DSP的重要準則。
引言 我國地緣遼闊,擁有豐富的自然資源。其中,石油是我國工業(yè)的血液,是支撐我國經濟快速發(fā)展重要能源,關系到國家能源安全、社會穩(wěn)定[1]。然而在石油開采過程中充滿著各種挑戰(zhàn),為了實時掌握鉆頭部位
隨著DSP芯片功能越來越強,速度越來越快,性價比的不斷提高以及開發(fā)工具的日趨完善,廣泛用于通信、雷達、聲納、遙感、生物醫(yī)學、機器人、控制、精密機械、語音和圖像處理等領域。作為計算機接口之一的USB(Universal Serial Bus)口具有勢插拔、速度快(包括低、中、高模式)和外設容量大(理論上可掛接127個設備)的特性,使其成為PC機的外圍設備擴展中應用日益廣泛的接口標準。本文設計并實現(xiàn)了基于DSP的USB口數(shù)據采集分析系統(tǒng),該系統(tǒng)的DSP負責數(shù)據的采集和運算處理,處理結果通過USB口送計算機顯示
嵌入式FPGA(eFPGA)是指將一個或多個FPGA以IP的形式嵌入ASIC,ASSP或SoC等芯片中。換句話說,eFPGA是一種數(shù)字可重構結構,由可編程互連中的可編程邏輯組成,通常表現(xiàn)為矩形陣
項目設計初期會選型,工程師根據資源、IO、硬核、IP等選擇對應型號的FPGA。功耗部分Xilinx提供了XPE表格(Xilinx powerEsTImator),這個XPE支持zynq、目前也有各個系列的器件
本文提出了一種實時圖像采集和處理系統(tǒng)的設計方法,該系統(tǒng)以TMS320DM642為核心,結合視頻解碼芯片SAA7115H和OSD FPGA構成實時圖像采集和處理系統(tǒng)電路。
1、 引言 閥控式鉛酸蓄電池(VRLA)在實際使用中會出現(xiàn)電池殼變形、電解液滲漏、容量不足、電池端電壓不均勻等現(xiàn)象,實踐證明,整組電池的容量是以狀況最差的那塊電池的容量值為準,而不是以平均值
針對在自動控制系統(tǒng)設計領域和通信領域中有著廣泛運用的AD7862芯片,介紹了一種基于FPGA的驅動接口電路的設計。闡述了 AD7862的特點及基本功能,以及基于這些功能特點的驅動時序,并以此時序為基礎在FPGA芯片中實現(xiàn)了AD7862的驅動電路。給出了主要的VHDL 代碼以及最終的仿真測試結果,實現(xiàn)了對AD7862芯片的穩(wěn)定可靠驅動,同時也驗證了所設計驅動電路的正確性。
雖然FPGA的傳統(tǒng)用戶是硬件設計者,但是賽靈思的新型嵌入式設計平臺,使得軟件開發(fā)人員也能夠在熟悉的環(huán)境中輕松編程,包括Eclipse IDE、編譯器、調試器、操作系統(tǒng)和庫。編程可以利用uC/OS-II之類的RTOS 甚至全嵌入式Linux在裸金屬級完成。
在FPGA系統(tǒng)中,如果數(shù)據傳輸中不滿足觸發(fā)器的Tsu和Th不滿足,或者復位過程中復位信號的釋放相對于有效時鐘沿的恢復時間(recovery TIme)不滿足,就可能產生亞穩(wěn)態(tài),此時觸發(fā)器輸出端Q在有效時鐘沿之后比較長的一段時間處于不確定的狀態(tài),在這段時間里Q端在0和1之間處于振蕩狀態(tài),而不是等于數(shù)據輸入端D的值。這段時間稱為決斷時間(resoluTIon TIme)。經過resoluTIon time之后Q端將穩(wěn)定到0或1上,但是穩(wěn)定到0或者1,是隨機的,與輸入沒有必然的關系。
以往基于FPGA的數(shù)字信號處理系統(tǒng)的模型及算法采用VHDL或VerilogHDL等硬件描述語言描述。但這些硬件描述語言往往比較復雜,而采用Altera公司推出的專門針對數(shù)字信號處理器設計工具DSP BuildIer則可大大簡化設計過程,提高設計效率。
大多數(shù)電子產品由于包含一個或多個FPGA或DSP數(shù)字處理芯片而需要提供多個電源軌。在為這些數(shù)字IC供電時,有多種方案可以選擇,也有許多潛在的陷阱需要避免。在“具有多個電壓軌的FPGA和DSP應用的電源設計方法”一文中,作者提出了多電壓軌FPGA和DSP應用的電源解決方案,討論了功率預算和排序選擇等在系統(tǒng)水平所關注的問題。本文將著重討論如何在各種類型的點到負載點(POL)直流/直流轉換器之間做出選擇,并討論如何設計這些轉換器才能滿足直流精度以及啟動和暫態(tài)要求。
將具有信號處理功能的FPGA與現(xiàn)實世界相連接,需要使用模數(shù)轉換器(ADC)或數(shù)模轉換器(DAC) 一旦執(zhí)行特定任務,F(xiàn)PGA系統(tǒng)必須與現(xiàn)實世界相連接,而所有工程師都知道現(xiàn)實世界是
冒險往往會影響到邏輯電路的穩(wěn)定性。時鐘端口、清零和置位端口對毛刺信號十分敏感,任何一點毛刺都可能會使系統(tǒng)出錯,因此判斷邏輯電路中是否存在冒險以及如何避免冒險是設計人員必須要考慮的問題。
如今,F(xiàn)PGA 功能強大且管腳數(shù)目極大,可為工程師提供大量機會來提升特性和功能,同時還能降低產品成本。隨著復雜度增加,將這些器件集成到印刷電路板也成為了一項嚴峻的挑戰(zhàn)。數(shù)百個邏輯信號需映射到器件的物理管腳輸
與以前的自我相比,現(xiàn)在的FPGA不再僅僅是查找表(LUT)和寄存器的集合,而是已經遠遠超出了現(xiàn)在的體系結構的探索,為未來的ASIC提供設計架構。該系列器件現(xiàn)在包括從基本的可編