[導(dǎo)讀]國內(nèi)EDA行業(yè)領(lǐng)導(dǎo)者,芯和半導(dǎo)體科技(上海)有限公司(以下簡稱“芯和半導(dǎo)體”)宣布,其片上無源電磁場(EM)仿真套件已成功通過三星晶圓廠的8納米低功耗(8LPP)工藝技術(shù)認證。
國內(nèi)EDA行業(yè)領(lǐng)導(dǎo)者,芯和半導(dǎo)體科技(上海)有限公司(以下簡稱“芯和半導(dǎo)體”)宣布,其片上無源電磁場(EM)仿真套件已成功通過三星晶圓廠的8納米低功耗(8LPP)工藝技術(shù)認證。該套件包含了快速三維電磁場仿真器IRIS和快速自動PDK建模工具iModeler,此次認證能顯著地提升IC設(shè)計公司在8LPP工藝上的設(shè)計交付速度。
三星晶圓廠的8LPP工藝在其上一代FinFET先進節(jié)點的基礎(chǔ)上,對功率、性能和面積作了進一步的優(yōu)化。 對于移動、網(wǎng)絡(luò)、服務(wù)器、汽車和加密貨幣等應(yīng)用,8LPP提供了明顯的優(yōu)勢,并被認為是眾多高性能應(yīng)用中最具吸引力的工藝節(jié)點之一。
“隨著先進工藝節(jié)點設(shè)計復(fù)雜性的不斷增加,精確的EM仿真對于我們的客戶獲得一次性芯片設(shè)計流片成功變得至關(guān)重要?!?三星電子設(shè)計Design Enablement團隊副總裁Jongwook Kye說:“芯和半導(dǎo)體的三維全波EM套件的成功認證,將為我們共同的客戶在創(chuàng)建模型和運行EM仿真時創(chuàng)造足夠的信心。”
芯和半導(dǎo)體的首席執(zhí)行官凌峰博士表示:“我們非常高興IRIS能夠?qū)崿F(xiàn)仿真與測試數(shù)據(jù)的高度吻合,并因此獲得了三星 8LPP工藝認證。作為三星先進制造生態(tài)系統(tǒng)(Samsung Advanced Foundry Ecosystem,SAFE)項目的成員,芯和半導(dǎo)體將繼續(xù)與三星在各種工藝技術(shù)上進行深入合作,為我們共同的客戶提供創(chuàng)新的解決方案和服務(wù)。
IRIS采用了為先進工藝節(jié)點量身定做的最先進的EM仿真技術(shù),它提供了從DC到THz的精確全波算法,并通過多核并行計算和分布式處理實現(xiàn)仿真效率的加速。IRIS擁有多項匹配先進工藝節(jié)點的特定功能,包括可以考慮線寬線距在加工時的偏差等,因此被多家設(shè)計公司廣泛采用。iModeler能夠通過內(nèi)置豐富的模板及快速的IRIS仿真引擎自動生成PDK,它能幫助PDK工程師和電路設(shè)計工程師快速生成參數(shù)化模型。
聲明:該篇文章為本站原創(chuàng),未經(jīng)授權(quán)不予轉(zhuǎn)載,侵權(quán)必究。
在芯片設(shè)計流程中,電子設(shè)計自動化(EDA)工具承擔(dān)著關(guān)鍵角色。隨著工藝節(jié)點向3/nm以下推進,傳統(tǒng)EDA算法在處理復(fù)雜設(shè)計時面臨計算效率與精度瓶頸。近年來,機器學(xué)習(xí)(ML)技術(shù)為EDA領(lǐng)域帶來新突破,尤其在布線擁堵預(yù)測與...
關(guān)鍵字:
AI
EDA
機器學(xué)習(xí)
Altium Develop秉承“植根中國,服務(wù)中國”的開發(fā)理念,并在中國本地部署運行,是面向中國電子產(chǎn)業(yè)生態(tài)打造的云端協(xié)同研發(fā)平臺,旨在連接設(shè)計、供應(yīng)鏈與制造環(huán)節(jié),推動更加高效、互聯(lián)的電子研發(fā)協(xié)作模式。
關(guān)鍵字:
EDA
芯片
半導(dǎo)體
2026年3月18日——中國數(shù)字EDA/IP龍頭企業(yè)上海合見工業(yè)軟件集團股份有限公司(簡稱“合見工軟”)正式發(fā)布第二代數(shù)字設(shè)計AI智能平臺——智能體UniVista Design Agent (UDA) 2.0?。此次升...
關(guān)鍵字:
AgenticAI
EDA
合見工軟
UDA2.0
芯片設(shè)計
2026年2月13日,中國 ——服務(wù)多重電子應(yīng)用領(lǐng)域、全球排名前列的半導(dǎo)體公司意法半導(dǎo)體 (STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM) 近日宣布與亞馬遜云計算服務(wù)(AWS)拓展戰(zhàn)略協(xié)作,...
關(guān)鍵字:
AI
數(shù)據(jù)中心
EDA
香港2026年2月2日 /美通社/ -- 全球領(lǐng)先的互聯(lián)網(wǎng)社區(qū)創(chuàng)建者 - 網(wǎng)龍網(wǎng)絡(luò)控股有限公司 ("網(wǎng)龍"或"本公司",香港...
關(guān)鍵字:
AI
BSP
EDA
網(wǎng)絡(luò)游戲
在集成電路設(shè)計(EDA)領(lǐng)域,團隊協(xié)作面臨設(shè)計文件龐大、版本迭代頻繁、依賴關(guān)系復(fù)雜等挑戰(zhàn)。傳統(tǒng)基于共享文件夾或本地備份的協(xié)作方式易導(dǎo)致文件沖突、歷史丟失等問題。Git作為分布式版本控制系統(tǒng),結(jié)合EDA工具特性進行定制化配...
關(guān)鍵字:
EDA
集成電路
在電子設(shè)計自動化(EDA)領(lǐng)域,庫文件管理是連接設(shè)計創(chuàng)意與工程落地的核心紐帶。從元件符號的精準(zhǔn)建模到工藝庫的版本迭代,高效管理策略不僅能提升設(shè)計效率,更能避免因數(shù)據(jù)不一致導(dǎo)致的生產(chǎn)事故。本文將從符號創(chuàng)建規(guī)范、工藝庫版本控...
關(guān)鍵字:
EDA
電子設(shè)計自動化
在數(shù)字集成電路設(shè)計中,EDA約束文件是連接設(shè)計意圖與物理實現(xiàn)的橋梁。其中,Synopsys Design Constraints(SDC)作為行業(yè)標(biāo)準(zhǔn)格式,通過精確描述時鐘行為、路徑延遲和物理規(guī)則,指導(dǎo)綜合、布局布線及時...
關(guān)鍵字:
EDA
SDC語法
在SoC設(shè)計復(fù)雜度指數(shù)級增長的背景下,傳統(tǒng)數(shù)字仿真與模擬仿真分離的驗證模式已難以滿足需求?;旌闲盘枀f(xié)同仿真通過打破數(shù)字-模擬邊界,結(jié)合智能覆蓋率驅(qū)動技術(shù),成為提升驗證效率的關(guān)鍵路徑。本文提出"協(xié)同仿真框架+動態(tài)覆蓋率優(yōu)化...
關(guān)鍵字:
EDA
SoC設(shè)計
在先進制程(7nm及以下)芯片設(shè)計中,版圖驗證的復(fù)雜度呈指數(shù)級增長。通過自動化腳本實現(xiàn)DRC(設(shè)計規(guī)則檢查)和LVS(版圖與電路圖一致性檢查)的批處理執(zhí)行,可將驗證周期從數(shù)天縮短至數(shù)小時。本文以Cadence Virtu...
關(guān)鍵字:
EDA
DRC/LVS腳本
在高速數(shù)字電路設(shè)計中,信號完整性(SI)是確保系統(tǒng)可靠性的核心要素。眼圖測量作為評估信號質(zhì)量的關(guān)鍵工具,能夠直觀反映碼間串?dāng)_、噪聲和抖動對信號的影響。而預(yù)加重技術(shù)作為補償高頻損耗的核心手段,其參數(shù)調(diào)優(yōu)直接影響眼圖張開度與...
關(guān)鍵字:
EDA
眼圖測量
高速數(shù)字電路
在城市輝煌的燈光中,地鐵呼嘯而過,精準(zhǔn)停靠每一站;在瀚的宇宙里,衛(wèi)星持續(xù)運轉(zhuǎn),將珍貴數(shù)據(jù)源源不斷地傳回地球;在我們隨身攜帶的智能手表上,時間精準(zhǔn)跳動,健康數(shù)據(jù)實時更新。這些看似平常的場景背后,是無數(shù)復(fù)雜電子系統(tǒng)在穩(wěn)定運行...
關(guān)鍵字:
芯片
半導(dǎo)體
集成電路
EDA
科普
2025年11月20日-21日,“成渝集成電路2025年度產(chǎn)業(yè)發(fā)展論壇暨第三十一屆集成電路設(shè)計業(yè)展覽會(ICCAD-Expo 2025)”在成都·中國西部國際博覽城圓滿落幕。這場匯聚2000余家國內(nèi)外集成電路企業(yè)、300...
關(guān)鍵字:
集成電路
半導(dǎo)體
EDA
從最初的單一“點工具”起步,到如今逐步構(gòu)建起完整的工具鏈“串鏈”,國產(chǎn)EDA已然走過從零散功能到集成生態(tài)的演進之路。在國產(chǎn)芯片制造工藝仍面臨國際先進水平限制的背景下,單純依賴工藝節(jié)點的縮減已難以為繼。取而代之的是通過架構(gòu)...
關(guān)鍵字:
國微芯
EDA
在先進制程受限的當(dāng)下,中國AI計算芯片產(chǎn)業(yè)正經(jīng)歷著一場從“單點對決”到“集群突圍”的范式轉(zhuǎn)移。
關(guān)鍵字:
超節(jié)點
合見工軟
EDA
AI正在重塑電子設(shè)計工作流程,但變革并非同步推進。當(dāng)一些團隊借助AI驅(qū)動的優(yōu)化技術(shù)飛速前進時,另一些團隊仍然深陷泥潭,或是費力地尋找文件的正確版本,或是摸索復(fù)用IP模塊在新場景中的運行表現(xiàn)。
關(guān)鍵字:
AI
EDA
芯片設(shè)計
電子設(shè)計自動化(EDA)自20世紀(jì)60年代萌芽以來,經(jīng)歷了從手工繪圖到計算機輔助設(shè)計(CAD),再到高度集成化、智能化工具的演進。早期的EDA主要用于簡化電路布局與布線,而隨著芯片復(fù)雜度指數(shù)級增長,現(xiàn)代EDA已成為支撐集...
關(guān)鍵字:
AI
EDA
芯行紀(jì)